[发明专利]一种缩放视频序列分辨率的方法及装置有效
申请号: | 201911259827.3 | 申请日: | 2019-12-10 |
公开(公告)号: | CN111093045B | 公开(公告)日: | 2021-03-26 |
发明(设计)人: | 管超 | 申请(专利权)人: | 北京佳讯飞鸿电气股份有限公司 |
主分类号: | H04N7/01 | 分类号: | H04N7/01;H04N21/2343;H04N21/4402 |
代理公司: | 北京汲智翼成知识产权代理事务所(普通合伙) 11381 | 代理人: | 陈曦;任佳 |
地址: | 100095 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 缩放 视频 序列 分辨率 方法 装置 | ||
本发明公开了一种缩放视频序列分辨率的方法及装置。该方法包括如下步骤:步骤S1:逐帧判断源图像是否满足预设条件;步骤S2:如果当前帧源图像满足预设条件,则利用插值算法获得目的图像的所有像素点对应于源图像的插值像素坐标表和加权系数表;步骤S3:如果当前帧源图像不满足预设条件,则根据已获得的目的图像的所有像素点对应于源图像的插值像素坐标表和加权系数表,获得缩放后的图像。该方法减少了图像缩放的总计算量,使得图像缩放的执行时间变短,提高了系统的实时响应效率。另外,该方法能够对多种图像拉伸算法产生优化效果,具有一定的普适性。
技术领域
本发明涉及一种缩放视频序列分辨率的方法,同时也涉及相应的缩放视频序列分辨率的装置,属于视频图像处理领域。
背景技术
目前数字图像处理越来越广泛的应用于数字通信、智能分析等领域中。而视频序列在进行编码、分析、增强、显示等步骤前,存在将视频序列分辨率进行缩放的需求,即将视频序列由源图像分辨率缩放到目的图像分辨率。
缩放视频序列分辨率在整个图像处理过程中占用了不可忽略的内存带宽和计算量。现有视频序列分辨率进行缩放的过程中,每一帧目的图像每生成一个像素,修改前需要进行至少十几次乘法,使得图像缩放的总计算量较大,降低了视频序列分辨率缩放的效率,增加了对系统资源的占用。
因此,快速的缩放视频序列分辨率的方法能够有效提高系统的实时性及处理效率。
发明内容
本发明所要解决的首要技术问题在于提供一种缩放视频序列分辨率的方法。
本发明所要解决的另一技术问题在于提供一种缩放视频序列分辨率的装置。
为了实现上述目的,本发明采用下述技术方案:
根据本发明实施例的第一方面,提供一种缩放视频序列分辨率的方法,包括如下步骤:
步骤S1:逐帧判断源图像是否满足预设条件;
步骤S2:如果当前帧源图像满足预设条件,则利用插值算法获得目的图像的所有像素点对应于源图像的插值像素坐标表和加权系数表;
步骤S3:如果所述当前帧源图像不满足预设条件,则根据已获得的目的图像的所有像素点对应于源图像的插值像素坐标表和加权系数表,获得缩放后的图像。
其中较优地,所述预设条件为:所述当前帧源图像为视频序列的首帧图像,或者所述当前帧源图像与上一帧源图像对比分辨率发生变化,或者所述当前帧源图像对应的目的图像的分辨率发生变化。
其中较优地,获得所述目的图像的所有像素点对应于源图像的插值像素坐标表包括如下子步骤:
步骤S21:分别获得所述目的图像中每一像素点在源图像中的坐标;
步骤S22:根据插值算法及所述目的图像中每一像素点在源图像中的坐标,确认出所述目的图像中每一像素点在源图像中的插值像素坐标,以形成插值像素坐标表。
其中较优地,所述插值算法采用双线性插值算法或双三次线性插值算法实现。
其中较优地,所述目的图像中任意一个像素点在源图像中的坐标表示为(s×r0,t×r1),其中,(s,t)表示所述像素点在目标图像中的坐标,r0表示源图像与目的图像宽的比值,r1表示源图像与目的图像高的比值。
其中较优地,所述插值算法采用双线性插值算法时,获得所述目的图像的所有像素点对应于源图像的插值像素的加权系数表包括如下子步骤:
步骤S23:根据所述目的图像中每一像素点在源图像中的坐标及插值像素坐标,获得所述目的图像中每一像素点在源图像中对应的第一横向插值像素值和第二横向插值像素值;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京佳讯飞鸿电气股份有限公司,未经北京佳讯飞鸿电气股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911259827.3/2.html,转载请声明来源钻瓜专利网。