[发明专利]具有数字时钟源的微控制器在审
申请号: | 201911309896.0 | 申请日: | 2013-11-25 |
公开(公告)号: | CN111142609A | 公开(公告)日: | 2020-05-12 |
发明(设计)人: | 肖恩·斯蒂德曼;法尼·杜芬哈格 | 申请(专利权)人: | 密克罗奇普技术公司 |
主分类号: | G06F1/08 | 分类号: | G06F1/08 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王艳娇 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 数字 时钟 控制器 | ||
1.一种微控制器,其包括:
数值控制振荡器,其接收第一时钟信号且经配置以基于所述第一时钟信号产生第二时钟信号;
第一多路复用器,其经控制以选择所述第一时钟信号或所述第二时钟信号;
其中所选择的时钟信号作为内部系统时钟分布在所述微控制器内,其中所述内部系统时钟驱动所述微控制器的运行。
2.根据权利要求1所述的微控制器,其中所述内部系统时钟用于操作所述微控制器的中央处理核心。
3.根据权利要求1所述的微控制器,其中从所述内部系统时钟导出至少一个其它内部时钟。
4.根据权利要求1所述的微控制器,其进一步包括用以提供第二内部时钟的另一数值控制振荡器。
5.根据权利要求1所述的微控制器,其包括选择单元,所述选择单元可操作以从至少一个内部时钟信号及至少一个外部时钟信号选择所述第一时钟信号。
6.根据权利要求1所述的微控制器,其中所述数值控制振荡器包括
加法器,其具有与增量寄存器耦合的第一输入,及
累加器,其通过使输入与所述加法器的输出耦合且使输出与所述加法器的第二输入耦合的所述第一时钟信号计时,其中所述累加器的溢出输出提供所述数值控制振荡器的输出时钟信号。
7.根据权利要求6所述的微控制器,其进一步包括第二多路复用器,所述第二多路复用器接收多个时钟信号且经控制以选择所述多个时钟信号中的一者作为所述第一时钟信号。
8.根据权利要求6所述的微控制器,其中所述增量寄存器被缓冲。
9.根据权利要求6所述的微控制器,其进一步包括具有与所述溢出输出耦合的第一输入及接收所述第一时钟信号的第二输入的“与”门,其中所述第二时钟信号是自所述“与”门的输出处的信号导出的。
10.根据权利要求6所述的微控制器,其中所述第一时钟信号是外部时钟信号或内部时钟信号,且其中所述多路复用器接收至少一个其它时钟信号,且其中所述多路复用器由配置寄存器控制以选择所述第一时钟信号、第二时钟信号或其它时钟信号中的一者。
11.根据权利要求10所述的微控制器,其中所述第一时钟信号由所述微控制器的内部振荡器提供。
12.根据权利要求11所述的微控制器,其中所述内部振荡器为具有数字修整能力的RC振荡器。
13.根据权利要求1所述的微控制器,其进一步包括另一选择单元,所述另一选择单元经配置以选择外围时钟,所述外围时钟独立于所述系统时钟而选择以向所述微控制器的外围设备提供独立时钟。
14.一种用于操作微控制器的方法,其包括:
提供来自多个时钟信号的第一时钟信号;
将所述第一时钟信号馈送到数值控制振荡器;
配置所述数值控制振荡器以基于所述第一时钟信号产生数值控制时钟信号;且
控制多路复用器以选择所述第一时钟信号或所述数值控制时钟信号作为用于所述微控制器的内部系统时钟,其中所述内部系统时钟驱动所述微控制器的运行。
15.根据权利要求14所述的方法,其中所述内部系统时钟用于操作所述微控制器的中央处理核心。
16.根据权利要求14所述的方法,其中从所述内部系统时钟导出至少一个其它内部时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于密克罗奇普技术公司,未经密克罗奇普技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911309896.0/1.html,转载请声明来源钻瓜专利网。