[发明专利]半导体存储器件及其操作方法在审
申请号: | 201911325988.8 | 申请日: | 2019-12-20 |
公开(公告)号: | CN111816230A | 公开(公告)日: | 2020-10-23 |
发明(设计)人: | 洪尹起 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/406 | 分类号: | G11C11/406 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 许伟群;阮爱青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 存储 器件 及其 操作方法 | ||
1.一种半导体存储器件,包括:
多个存储体;
多个地址储存电路,其分别对应于所述多个存储体,并且适用于储存对应存储体的刷新地址;
输出控制电路,其适用于基于刷新命令信号和测试模式信号来产生输出时钟,并选择性地输出从所述地址储存电路中的任意一个输出的刷新地址或从所述多个存储体提供的存储体数据作为输出数据;
输出缓冲器,其适用于基于所述输出时钟来将所述输出数据输出至多个数据输入/输出焊盘;以及
选通信号发生电路,其适用于基于所述输出时钟来产生数据选通信号,以及经由数据选通焊盘来输出所述数据选通信号。
2.如权利要求1所述的半导体存储器件,其中,所述输出控制电路包括:
多个地址传送电路,其分别对应于所述多个地址储存电路,并且适用于响应于多个传送使能信号来将储存在对应地址储存电路中的所述刷新地址作为输出地址来传送;
选择控制电路,其适用于基于所述刷新命令信号和所述测试模式信号来产生选择控制信号;以及
选择电路,其适用于根据所述选择控制信号来选择所述输出地址或所述存储体数据,以作为所述输出数据来输出。
3.如权利要求2所述的半导体存储器件,其中,所述输出控制电路还包括:
随机解码器,其适用于基于所述刷新命令信号和测试读取信号来对存储体地址进行解码,以产生所述多个传送使能信号;以及
定时控制器,其适用于响应于所述测试读取信号而基于时钟来产生所述输出时钟。
4.如权利要求3所述的半导体存储器件,
其中,所述定时控制器通过基于所述时钟而将所述测试读取信号延迟预定时间来产生输出使能信号,以及
其中,所述选择电路同步于所述输出使能信号来输出所述输出数据。
5.如权利要求2所述的半导体存储器件,其中,所述输出控制电路还包括:
顺序解码器,其适用于输出根据所述刷新命令信号而被顺序地激活的所述多个传送使能信号;以及
定时控制器,其适用于响应于所述刷新命令信号而基于时钟来产生所述输出时钟。
6.如权利要求5所述的半导体存储器件,
其中,所述定时控制器通过根据所述时钟而将所述刷新命令信号延迟预定时间来产生输出使能信号,以及
其中,所述选择电路同步于所述输出使能信号来输出所述输出数据。
7.如权利要求2所述的半导体存储器件,其中,所述刷新命令信号是用于执行自动刷新操作的命令信号。
8.如权利要求1所述的半导体存储器件,其中,所述输出控制电路包括:
周期发生电路,其适用于响应于所述刷新命令信号来产生振荡时钟,并且基于所述振荡时钟来产生被顺序地激活的多个传送使能信号;
多个地址传送电路,其分别对应于所述多个地址储存电路,并且适用于响应于所述传送使能信号来将储存在对应地址储存电路中的所述刷新地址作为输出地址来传送;
选择控制电路,其适用于基于刷新时段信号和所述测试模式信号来产生选择控制信号;
第一选择电路,其适用于根据所述选择控制信号来选择所述输出地址或所述存储体数据,以作为输出数据来输出;以及
第二选择电路,其适用于根据所述选择控制信号来选择所述振荡时钟或时钟,以作为所述输出时钟来输出。
9.如权利要求8所述的半导体存储器件,其中,所述输出控制电路还包括:
定时控制器,其适用于通过基于所述时钟而将读取命令信号延迟预定时间来产生输出使能信号;以及
数据同步器,其适用于使所述存储体数据与所述输出使能信号同步,并且将同步存储体数据提供给所述第一选择电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911325988.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:建材估算系统及其管理服务器和建材估算方法
- 下一篇:封装载板以及封装结构