[发明专利]半导体装置、通信系统以及控制通信系统的方法在审
申请号: | 201911356011.2 | 申请日: | 2019-12-25 |
公开(公告)号: | CN111385764A | 公开(公告)日: | 2020-07-07 |
发明(设计)人: | 佐野启一郎;J·诺埃尔·穆泰 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H04W4/40 | 分类号: | H04W4/40;H04W28/02;H04W56/00;H04W72/10 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李辉;董典红 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 通信 系统 以及 控制 方法 | ||
1.一种半导体装置,包括:
时钟生成电路,所述时钟生成电路提供时间信息;和
控制器,所述控制器输入所述时间信息,并发送或接收数据,
其中在打开时段期间,所述半导体装置被允许进行所述数据的接收或发送,并且在关闭时段期间,不被允许进行所述数据的发送或接收,
其中所述打开时段和所述关闭时段由所述时间信息确定,
其中在所述打开时段的开始之前,所述控制器开始所述数据的发送,以及
其中在所述打开时段的所述开始之后,所述控制器开始所述数据的接收。
2.根据权利要求1所述的半导体装置,
其中所述控制器包括延迟时间设置单元,
其中在将所述数据发送到经由总线连接到所述控制器的第一装置的情况下,利用最大发送延迟时间、最小发送延迟时间以及在所述最大发送延迟时间和所述最小发送延迟时间之间的发送延迟时间差,来设置所述延迟时间设置单元,以及
其中在比所述打开时段的所述开始早一对应于所述最小发送延迟时间的时间,所述控制器开始所述数据的发送,并且在比所述打开时段的结束早一对应于所述最大发送延迟时间的时间,所述控制器结束所述数据的所述发送。
3.根据权利要求2所述的半导体装置,
其中在从连接到所述总线的第二装置接收数据的情况下,利用最大接收延迟时间、最小接收延迟时间以及在所述最大接收延迟时间和所述最小接收延迟时间之间的接收延迟时间差,来设置所述延迟时间设置单元,以及
其中在比所述打开时段的所述开始晚一对应于所述最小接收延迟时间的时间,所述控制器开始所述数据的接收,并且在比所述打开时段的结束晚一对应于所述最大接收延迟时间的时间,所述控制器结束所述数据的接收。
4.根据权利要求3所述的半导体装置,
其中所述控制器包括:第一缓冲器,存储待发送的数据;和第二缓冲器,存储接收到的数据,
其中在从所述第一缓冲器向所述第一装置发送数据的情况下,所述最小发送延迟时间是最小的延迟时间,
其中在从所述第一缓冲器向所述第一装置发送数据的情况下,所述最大发送延迟时间是最大的延迟时间,
其中在从所述第二装置向所述第二缓冲器发送数据的情况下,所述最小接收延迟时间是最小的延迟时间,以及
其中在从所述第二装置向所述第二缓冲器发送数据的情况下,所述最大接收延迟时间是最大的延迟时间。
5.根据权利要求4所述的半导体装置,
其中所述第一缓冲器和所述第二缓冲器是同一个缓冲器,以及
其中所述第一装置和所述第二装置是同一个装置。
6.根据权利要求1所述的半导体装置,
其中所述控制器包括延迟时间设置单元,
其中在从经由总线连接到所述控制器的装置接收数据的情况下,利用最大接收延迟时间、最小接收延迟时间以及在所述最大接收延迟时间和所述最小接收延迟时间之间的接收延迟时间差,来设置所述延迟时间设置单元,以及
其中在比所述打开时段的所述开始晚一对应于所述最小接收延迟时间的时间,所述控制器开始所述数据的接收,并且在比所述打开时段的结束晚一对应于所述最大接收延迟时间的时间,所述控制器结束所述数据的接收。
7.根据权利要求1所述的半导体装置,还包括:
输入/输出电路,所述输入/输出电路将所述数据发送到所述半导体装置的外部,并且从所述半导体装置接收所述数据,
其中在所述打开时段的开始之前,所述控制器开始将所述数据发送到所述输入/输出电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911356011.2/1.html,转载请声明来源钻瓜专利网。