[发明专利]一种多线SPI flash控制器有效
申请号: | 201911405914.5 | 申请日: | 2019-12-31 |
公开(公告)号: | CN111143259B | 公开(公告)日: | 2021-09-17 |
发明(设计)人: | 卢鼎;雷海燕;宋存杰 | 申请(专利权)人: | 大唐半导体科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/24 |
代理公司: | 北京慕达星云知识产权代理事务所(特殊普通合伙) 11465 | 代理人: | 曹鹏飞 |
地址: | 100089 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 spi flash 控制器 | ||
1.一种多线SPI flash控制器,其特征在于,包括:
总线接口模块,所述总线接口模块与处理器或总线进行交互;
寄存器文件,所述寄存器文件直接将总线模式、是否包括地址ADDR_INC、输入字节数、输出字节数、操作码以及发送使能组合为单条命令分别进行传输;
数据缓冲模块,所述数据缓冲模块对读写数据进行缓冲;
状态机,所述状态机对数据的收发进行控制,并按照预设的顺序发送代码;
输入输出控制模块,所述输入输出控制模块与外部多线SPI flash芯片进行交互,并根据所述状态机的状态对所述多线SPI flash芯片管脚的三态端口的方向进行控制;
Fill_req接口,所述Fill_req接口与外部的Cache控制器进行Fill_req的握手和响应;
RAM接口,所述RAM接口用于数据缓冲模块与外部的RAM存储器进行数据交换传输;
所述Fill_req接口直接响应Cache控制器的数据交换请求,无需CPU参与;
所述Fill_req接口,由Cache控制器按照定义的时序,发起Fill_req请求命令,所述请求命令包括:
1)搬运源地址Fill_SADDR
2)搬运目的地址FILL_DADDR
3)搬运方向FILL_DIR
所述状态机响应Fill_req请求,实现多线SPI Flash芯片内数据与RAM存储器内数据的交换;
所述状态机通过Fill_req接口的Fill_ack信号,响应Cache控制器的硬件请求,告知其完成数据搬运。
2.根据权利要求1所述的一种多线SPI flash控制器,其特征在于,所述寄存器文件包括命令寄存器和地址寄存器;
所述命令寄存器直接将总线模式、是否包括地址ADDR_INC、输入字节数、输出字节数、操作码以及发送使能组合为单条命令,命令长度小于等于32位,可以通过写单条寄存器操作发起传输;
所述地址寄存器实时保存当前处理器所访问的内存单元的地址信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐半导体科技有限公司,未经大唐半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911405914.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种增强火花塞抗积碳能力的等离子体表面改性方法
- 下一篇:一种组会方法和装置