[实用新型]现场可编程门阵列FPGA开发板有效
申请号: | 201920108736.9 | 申请日: | 2019-01-22 |
公开(公告)号: | CN209514613U | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | 张灿锋 | 申请(专利权)人: | 山东高云半导体科技有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 彭琼 |
地址: | 250101 山东省济南市高新区舜华路1号齐*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 现场可编程门阵列FPGA 数据存储处理 静态随机存储器 联合测试工作组 目标数据存储 输入输出单元 本实用新型 读写操作 外界通信 下载文件 控制器 开发板 外部 开发 | ||
本实用新型公开了现场可编程门阵列FPGA开发板,所述FPGA开发板包括:相互连接的FPGA芯片和联合测试工作组JTAG下载电路;所述FPGA芯片包括:伪静态随机存储器PSRAM以及与所述PSRAM相连的输入输出单元IOB和数据存储处理模块;其中,所述数据存储处理模块用于将目标数据存储至所述PSRAM;所述PSRAM通过所述IOB与外界通信;所述JTAG下载电路用于从外部向所述FPGA芯片下载文件,FPGA芯片通过PSRAM控制器对所述PSRAM进行读写操作。本实用新型实施例的FPGA开发板面积小。
技术领域
本实用新型涉及集成电路技术领域,具体涉及一种FPGA开发板。
背景技术
现场可编程门阵列(Field-Programmable Gate Array,FPGA)是在可编程阵列逻辑(Programmable Array Logic,PAL)、通用阵列逻辑 (Generic Array Logic,GAL)、复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(Application Specific Integrated Circuit,ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
自从FPGA诞生以来,受到电子爱好者的青睐。FPGA生产厂商为开拓市场,扩大FPGA的市场份额,进行技术培训以及生产配套的FPGA开发板。目前的FPGA开发板存在面积过大,不易携带的缺点。
实用新型内容
本实用新型实施例提供一种FPGA开发板,能够减小FPGA开发板的面积,使得FPGA开发板更容易携带。
一方面,本实用新型实施例提供一种FPGA开发板,包括相互连接的 FPGA芯片和联合测试工作组JTAG下载电路;
所述FPGA芯片包括:伪静态随机存储器PSRAM以及与所述PSRAM 相连的输入输出单元IOB和数据存储处理模块;其中,
所述数据存储处理模块用于将目标数据存储至所述PSRAM;
所述PSRAM通过所述IOB与外界通信;
所述JTAG下载电路用于从外部向所述FPGA芯片下载文件;
所述FPGA芯片通过PSRAM控制器对所述PSRAM进行读写操作。
在本实用新型实施例中,PSRAM内嵌在FPGA芯片中,并非外挂在 FPGA芯片外部,减小了FPGA开发板的面积,使得FPGA开发板更容易携带。进一步地,数据存储在PSRAM中,当外部有读数据的请求时 PSRAM再将数据高速读出,可以帮助用户评估PSRAM高速数据传输的需求。
附图说明
为了更清楚地说明本实用新型实施例的技术方案,下面将对本实用新型实施例中所需要使用的附图作简单的介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本实用新型一个实施例提供的FPGA开发板的结构示意图;
图2示出了本实用新型另一实施例提供的FPGA开发板的结构示意图;
图3示出了本实用新型的又一个实施例的FPGA开发板的结构示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东高云半导体科技有限公司,未经山东高云半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920108736.9/2.html,转载请声明来源钻瓜专利网。