[实用新型]一种信号处理电路有效

专利信息
申请号: 201920411501.7 申请日: 2019-03-28
公开(公告)号: CN209373596U 公开(公告)日: 2019-09-10
发明(设计)人: 王晓君;高文宏;安国臣;张秀清;倪永婧 申请(专利权)人: 河北科技大学
主分类号: G06F15/78 分类号: G06F15/78;G06F13/40
代理公司: 石家庄国为知识产权事务所 13120 代理人: 李荣文
地址: 050018 *** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 射频芯片模块 传输模块 网口 信号处理电路 控制模块 本实用新型 传输接口 信号转换
【权利要求书】:

1.一种信号处理电路,其特征在于,包括射频芯片模块、第一AD转换芯片模块、第二AD转换芯片模块、控制模块、USB传输模块和网口传输模块;

所述控制模块分别与所述第一AD转换芯片模块、所述第二AD转换芯片模块、所述USB传输模块、所述射频芯片模块和所述网口传输模块相连;所述射频芯片模块分别与所述第一AD转换芯片模块和所述第二AD转换芯片模块相连;

所述射频芯片模块将采集到的射频卫星信号转换成中频模拟信号,并将所述中频模拟信号分别传输至所述第一AD转换芯片模块和所述第二AD转换芯片模块;所述第一AD转换芯片模块接收所述射频芯片模块传输的中频模拟信号,将所述射频芯片模块传输的中频模拟信号转换成第一数字信号后输出至所述控制模块;所述第二AD转换芯片模块接收所述射频芯片模块传输的中频模拟信号,将所述射频芯片模块传输的中频模拟信号转换成第二数字信号后输出至所述控制模块;或者,所述射频芯片模块将采集到的射频卫星信号转换成第三数字信号,并将所述第三数字信号传输至控制模块;所述控制模块将所述第一数字信号和所述第二数字信号经过处理后传输至所述USB传输模块或所述网口传输模块;或者,所述控制模块将所述第三数字信号经过处理后传输至所述USB传输模块或所述网口传输模块;所述USB传输模块或所述网口传输模块输出所述数字信号。

2.如权利要求1所述的信号处理电路,其特征在于,所述射频芯片模块包括射频芯片、电阻R140、电阻R133、电阻R122、电阻R155和电容C130;

所述射频芯片的第一正模拟差分电压输出脚与所述电阻R140的第一端相连,所述电阻R140的第二端为所述射频芯片模块的第一输出端;所述射频芯片的第一负模拟差分电压输出脚与所述电阻R133的第一端相连,所述电阻R133的第二端为所述射频芯片模块的第二输出端;所述射频芯片的第二正模拟差分电压输出脚与所述电阻R122的第一端相连,所述电阻R122的第二端为所述射频芯片模块的第三输出端;所述射频芯片的第二负模拟差分电压输出脚和所述电阻R155的第一端相连,所述电阻R155的第二端为所述射频芯片模块的第四输出端;所述射频芯片的振荡源端与所述电容C130的第一端相连,所述电容C130的第二端为所述射频芯片模块的第五输出端。

3.如权利要求1所述的信号处理电路,其特征在于,所述第一AD转换芯片模块包括第一AD转换芯片、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7、电容C8、电容C9、电容C10和电阻R3;

所述第一AD转换芯片的模拟信号正输入脚为所述第一AD转换芯片模块的第一输入端,所述第一AD转换芯片的模拟信号负输入脚为所述第一AD转换芯片模块的第二输入端,所述第一AD转换芯片的时钟信号输入脚为所述第一AD转换芯片模块的第三输入端;所述第一AD转换芯片的基准电压脚与所述第一AD转换芯片的内部或外部基准电压选择脚相连,所述第一AD转换芯片的共模基准电压输入输出脚接地,所述第一AD转换芯片的第一匹配电容输入脚分别与所述电容C5的第一端、所述电容C4的第一端和所述电容C1的第一端相连,所述第一AD转换芯片的第二匹配电容输入脚分别与所述电容C5的第二端、所述电容C4的第二端和所述电容C3的第一端相连,所述电容C1的第二端与所述电容C3的第二端共接接地,所述第一AD转换芯片的共模电平脚与所述电容C2的第一端相连,所述第一AD转换芯片的功耗编程脚与所述电阻R3的第一端相连,所述第一AD转换芯片的第一模拟电源输入脚、所述第一AD转换芯片的第二模拟电源输入脚、所述电容C6的第一端和所述电容C7的第一端共接接电源,所述电容C6的第二端和所述电容C7的第二端共接接地,所述第一AD转换芯片的驱动电源输入脚分别与所述电容C8的第一端和所述电容C9的第一端共接接入驱动电源,所述第一AD转换芯片的数字电源输入脚与所述电容C10的第一端相连接电源,所述第一AD转换芯片的第一并行数据输出脚、第二并行数据输出脚、第三并行数据输出脚、第四并行数据输出脚、第五并行数据输出脚、第六并行数据输出脚、第七并行数据输出脚、第八并行数据输出脚、第九并行数据输出脚、第十并行数据输出脚、第十一并行数据输出脚、第十二并行数据输出脚、第十三并行数据输出脚和第十四并行数据输出脚共接形成所述第一AD转换芯片模块的输入输出端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河北科技大学,未经河北科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201920411501.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top