[实用新型]复位电路和微控制器单元有效
申请号: | 201920634451.9 | 申请日: | 2019-05-06 |
公开(公告)号: | CN210075180U | 公开(公告)日: | 2020-02-14 |
发明(设计)人: | D·曼加诺;G·迪斯特法诺;M·唐蒂尼 | 申请(专利权)人: | 意法半导体股份有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22;G06F1/24 |
代理公司: | 11256 北京市金杜律师事务所 | 代理人: | 王茂华 |
地址: | 意大利阿格*** | 国省代码: | 意大利;IT |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 复位 复位信号 驱动级 复位节点 复位命令 感测节点 激励状态 耦合 断言 微控制器单元 复位电路 路径耦合 信号感测 信号水平 电路块 节点处 配置 电路 激活 驱动 敏感 传播 申请 | ||
1.一种复位电路,其特征在于,包括:
第一节点,被配置为接收复位信号;
复位驱动级,被配置为驱动复位节点,所述复位驱动级经由复位信号路径耦合至所述第一节点以将所述复位信号传播至所述复位驱动级,其中作为所述复位信号的复位激励状态的断言的结果而激活所述复位驱动级;
感测节点,经由信号感测路径耦合至所述复位节点,所述感测节点对于所述复位节点的达到复位阈值的信号水平敏感;以及
复位信号保持电路块,耦合至所述第一节点,并且被配置为接收复位命令信号并且作为接收到所述复位命令信号的结果而断言在所述第一节点处的所述复位信号的所述复位激励状态,其中所述复位信号保持电路块耦合至所述感测节点,并且被配置为作为所述复位节点处的所述信号水平达到所述复位阈值的结果而解断言在所述第一节点处的所述复位信号的所述复位激励状态。
2.根据权利要求1所述的复位电路,其特征在于,包括在所述复位信号路径中的拖延电路块,所述拖延电路块被配置为在所述第一节点处的所述复位信号的所述复位激励状态的解断言之后针对一时间间隔维持所述复位驱动级的激活。
3.根据权利要求2所述的复位电路,其特征在于,进一步包括耦合至所述拖延电路块和所述复位节点的上拉电路块,所述上拉电路块被配置为作为所述时间间隔期满的结果促使所述复位节点至非激活状态。
4.根据权利要求1所述的复位电路,其特征在于,包括在所述信号感测路径中的阈值电路装置,所述阈值电路被配置为提供所述复位阈值,其中经由所述信号感测路径耦合至所述复位节点的所述感测节点作为所述复位驱动级的所述复位节点处的所述信号水平尚未达到所述复位阈值的结果而处于第一信号水平,或者作为所述复位驱动级的所述复位节点处的所述信号水平已经达到所述复位阈值的结果而处于第二信号水平。
5.根据权利要求4所述的复位电路,其特征在于,进一步包括或型逻辑电路装置,具有:
输出,耦合至所述第一节点以将所述复位信号提供至所述第一节点;
第一输入,被配置为接收所述复位命令信号;以及
第二输入,耦合至所述感测节点。
6.根据权利要求5所述的复位电路,其特征在于,所述或型逻辑电路装置的所述输出被配置为当所述感测节点处于所述第一信号水平时将提供至所述第一节点的所述复位信号保持在经断言的所述复位激励状态中而与所述复位命令信号的值无关。
7.根据权利要求5所述的复位电路,其特征在于,进一步包括耦合至所述复位信号路径的另一感测节点,并且其中所述复位信号保持电路块包括双稳态电路块,所述双稳态电路块具有耦合至所述或型逻辑电路装置的所述第二输入的输出、以及耦合至所述感测节点和所述另一感测节点的状态切换输入。
8.根据权利要求7所述的复位电路,其特征在于,所述双稳态电路块包括启用/禁用输入以选择性地启用/禁用所述复位信号保持电路块。
9.根据权利要求7所述的复位电路,其特征在于,所述双稳态电路块包括锁存器电路块,所述锁存器电路块具有耦合至所述或型逻辑电路装置的所述第二输入的输出、以及耦合至所述另一感测节点和所述感测节点的置位/复位输入。
10.根据权利要求7所述的复位电路,其特征在于,所述双稳态电路块包括触发器,所述触发器具有耦合至所述或型逻辑电路装置的所述第二输入的输出、以及耦合至所述另一感测节点和所述感测节点的时钟和清零输入。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司,未经意法半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920634451.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种接近开关
- 下一篇:长时间工作且工作电流变化的设备的待机断电节能电路