[实用新型]一种跨时钟域信号同步电路有效
申请号: | 201921187263.2 | 申请日: | 2019-07-26 |
公开(公告)号: | CN209842447U | 公开(公告)日: | 2019-12-24 |
发明(设计)人: | 李朋;赵鑫鑫;秦刚 | 申请(专利权)人: | 山东浪潮人工智能研究院有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 37100 济南信达专利事务所有限公司 | 代理人: | 孙晶伟 |
地址: | 250100 山东省济南市高新*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 第二时钟域 第一时钟域 使能信号 同步电路 信号使能 跨时钟域信号 模式选择模块 读取 缓存 配合 本实用新型 时钟域信号 采样输出 电子领域 模块连接 模式选取 时钟信号 通过模式 同步转换 选择处理 选择模块 时钟域 使能 采集 保证 | ||
1.一种跨时钟域信号同步电路,其特征是所述的同步电路包括双拍模块、信号使能展宽模块、FIFO缓存模块和模式选择模块;
模式选取模块连接第一时钟,模式选择模块同时线路连接对应的双拍模块、信号使能展宽模块和FIFO缓存模块,双拍模块和信号使能展宽模块之间信号双向连接;
双拍模块、信号使能展宽模块和FIFO缓存模块同时线路连接第二时钟,同时双拍模块通过使能采用输出模块连接第二时钟。
2.根据权利要求1所述的同步电路,其特征是所述双拍模块采用NC7SZ175触发器。
3.根据权利要求1所述的同步电路,其特征是所述使能采用输出模采用NC7SZ175触发器。
4.根据权利要求1所述的同步电路,其特征是所述FIFO缓存模块采用SN74V293芯片。
5.根据权利要求1所述的同步电路,其特征是所述信号使能展宽模块采用SN74HC32芯片和多个NC7SZ175触发器实现,NC7SZ175触发器之间相互串联,SN74HC32芯片并联在对应的NC7SZ175触发器的两端。
6.根据权利要求1所述的同步电路,其特征是所述模式选取模块采用6个74FCT521芯片实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东浪潮人工智能研究院有限公司,未经山东浪潮人工智能研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921187263.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数字频率合成芯片全相参信号源电路
- 下一篇:电子设备