[实用新型]SPI通信控制电路及SPI芯片有效
申请号: | 201921408235.9 | 申请日: | 2019-08-26 |
公开(公告)号: | CN210428430U | 公开(公告)日: | 2020-04-28 |
发明(设计)人: | 陈晓明;王秀艳 | 申请(专利权)人: | 深圳比亚迪微电子有限公司 |
主分类号: | G06F13/10 | 分类号: | G06F13/10;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518119 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | spi 通信 控制电路 芯片 | ||
1.一种SPI通信控制电路,其特征在于,该SPI通信控制电路包括内部时钟产生电路,用于对SPI通信时钟信号、时钟极性信号和时钟相位信号进行组合逻辑处理,得到第一内部时钟信号,所述第一内部时钟信号用于控制所述SPI通信控制电路所属的设备的数据采样和发送,其中:
在所述时钟极性信号和所述时钟相位信号的电平相同时,所述第一内部时钟信号与所述SPI通信时钟信号的波形相同;
在所述时钟极性信号与所述时钟相位信号的电平不同时,所述第一内部时钟信号与所述SPI通信时钟信号的波形相反。
2.根据权利要求1所述的SPI通信控制电路,其特征在于,所述第一内部时钟信号的上升沿用于控制数据采样,所述第一内部时钟信号的下降沿用于控制数据发送。
3.根据权利要求1所述的SPI通信控制电路,其特征在于,所述内部时钟产生电路还用于对所述第一内部时钟信号和片选信号进行组合逻辑处理得到第二内部时钟信号,使得在所述时钟相位信号为固定电平期间,在所述片选信号表明从设备未被选中的情况下,所述第二内部时钟信号被固定为在下一个时钟沿到达前的电平;
其中,所述第二内部时钟信号用于控制所述SPI通信控制电路所属的设备的数据采样和发送。
4.根据权利要求1所述的SPI通信控制电路,其特征在于,所述内部时钟产生电路还用于对所述第一内部时钟信号和片选信号进行组合逻辑处理得到第二内部时钟信号,使得在所述时钟相位信号或所述时钟极性信号的电平发生改变、所述片选信号表明从设备未被选中的情况下,所述第二内部时钟信号根据所述时钟相位信号改变并控制SPI主设备和从设备复位;
其中,所述第二内部时钟信号用于控制所述SPI通信控制电路所属的设备的数据采样和发送。
5.根据权利要求1所述的SPI通信控制电路,其特征在于,所述内部时钟产生电路包括第一非门、异或门和第一多路选择开关,其中:
所述第一非门的输入端接收所述SPI通信时钟信号,所述异或门的第一输入端接收所述时钟相位信号、第二输入端接收所述时钟极性信号,所述第一多路选择开关的第一输入端与所述第一非门的输出端连接,所述第一多路选择开关的第二输入端接收所述SPI通信时钟信号,所述异或门的输出端与所述第一多路选择开关的选择输入端连接,所述第一多路选择开关的输出端输出所述第一内部时钟信号。
6.根据权利要求5所述的SPI通信控制电路,其特征在于,所述内部时钟产生电路还包括第二非门、与门、或门和第二多路选择开关,其中:
所述第二非门的输入端接收片选信号,所述或门的第一输入端接收所述第一内部时钟信号、第二输入端接收所述片选信号,所述与门的第一输入端连接所述第一多路选择开关的输出端,所述与门的第二输入端连接所述第二非门的输出端,所述第二多路选择开关的第一输入端连接所述或门的输出端,所述第二多路选择开关的第二输入端连接所述与门的输出端,所述第二多路选择开关的选择输入端接收所述时钟相位信号,所述第二多路选择开关的输出端输出第二内部时钟信号。
7.一种SPI芯片,其特征在于,该SPI芯片包括根据权利要求1至6中任一权利要求所述的SPI通信控制电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳比亚迪微电子有限公司,未经深圳比亚迪微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921408235.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于飞机着落的抗震机构
- 下一篇:一种去毛刺机夹具