[实用新型]一种嵌入式处理装置有效
申请号: | 201921644326.2 | 申请日: | 2019-09-29 |
公开(公告)号: | CN210377438U | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | 郑云华;吕腾飞 | 申请(专利权)人: | 合肥矽景电子有限责任公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06F13/36 |
代理公司: | 北京劲创知识产权代理事务所(普通合伙) 11589 | 代理人: | 张铁兰 |
地址: | 230088 安徽省合肥市高新*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 嵌入式 处理 装置 | ||
本实用新型公开了一种嵌入式处理装置,包括CPU内核平台、BOE位操作引擎装置、BUS总线、内置储存芯片PRAM、输入/输出口GPIO、芯片PBRIDGE和芯片EFM,所述CPU内核平台、BOE位操作引擎装置和BUS总线依次连接,所述BOE位操作引擎装置对CPU内核平台的数据进行监测解码,所述CPU内核平台还与输入/输出口GPIO连接,所述BUS总线还与内置储存芯片PRAM、芯片PBRIDGE及芯片EFM连接,所述内置储存芯片PRAM、芯片PBRIDGE及芯片EFM均与输入/输出口GPIO连接,所述内置储存芯片PRAM、芯片PBRIDGE及芯片EFM还分别外连存储芯片RAM、从机外设备、NVM存储器。本实用新型可以有效节约CPU内核平台和BUS总线资源。
技术领域:
本实用新型属于嵌入式处理技术领域,特别涉及一种嵌入式处理装置。
背景技术:
随着近些年物联网的兴起,嵌入式系统的应用逐渐走进了人们的视野。在现有的嵌入式单片机应用的开发过程中,经常需要对单片机也即嵌入式处理装置的外设寄存器和片内RAM进行读写。利用传统的C函数操作或者直接使用地址存取和读写都会产生较多的运行指令,消耗更多的CPU和总线资源,增加单片机的功耗,同时因其执行过程复杂,导致代码本身的运行效率也不高,这在无形之中就提高了嵌入式系统程序应用的成本,不利于嵌入式单片机应用的推广。
公开于该背景技术部分的信息仅仅旨在增加对本实用新型的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。
实用新型内容:
本实用新型的目的在于提供一种嵌入式处理装置,从而克服上述现有技术中的缺陷。
为实现上述目的,本实用新型提供了一种嵌入式处理装置,包括CPU内核平台、BOE位操作引擎装置、BUS总线、内置储存芯片PRAM、输入/输出口GPIO、芯片PBRIDGE和芯片EFM,所述CPU内核平台、BOE位操作引擎装置和BUS总线依次连接,所述BOE位操作引擎装置对CPU内核平台的数据进行监测解码,所述CPU内核平台还与输入/输出口GPIO连接,所述BUS总线还与内置储存芯片PRAM、芯片PBRIDGE及芯片EFM连接,所述内置储存芯片PRAM、芯片PBRIDGE及芯片EFM均与输入/输出口GPIO连接,所述内置储存芯片PRAM、芯片PBRIDGE及芯片EFM还分别外连存储芯片RAM、从机外设备、NVM存储器。
所述BOE位操作引擎装置内提前定义指令编码方式,所述指令包括位与AND、位或OR、位异或XOR、位置1LAS和位清零LAC。
所述嵌入式处理装置为32位处理装置。
采用本实用新型的技术方案一方面具有以下有益效果:
本实用新型在CPU内核平台和BUS总线之间增加一BOE位操作引擎装置,在BOE位操作引擎装置内提前定义指令编码方式,所有CPU内核平台的指令通过BOE位操作引擎装置监测解码后再由BUS总线控制内外存储器及外机设备,可以有效节约CPU内核平台和BUS总线资源。
附图说明:
图1为本实用新型的一种嵌入式处理装置的示意图;
具体实施方式:
下面对本实用实用新型的具体实施方式进行详细描述,但应当理解本实用新型的保护范围并不受具体实施方式的限制。
除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥矽景电子有限责任公司,未经合肥矽景电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921644326.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种LED显示屏拼接装置
- 下一篇:一种工程监理用检测工具