[实用新型]一种PWM变流器直流支撑电容剩余寿命在线监测系统有效
申请号: | 201921856938.8 | 申请日: | 2019-10-31 |
公开(公告)号: | CN211293103U | 公开(公告)日: | 2020-08-18 |
发明(设计)人: | 陈杰;李庭;刘志刚;王运达;付和平;邱瑞昌 | 申请(专利权)人: | 北京交通大学 |
主分类号: | G01R31/00 | 分类号: | G01R31/00;G01R27/26;G01R27/02;G01R23/165 |
代理公司: | 北京卫平智业专利代理事务所(普通合伙) 11392 | 代理人: | 张新利;谢建玲 |
地址: | 100044*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pwm 变流器 直流 支撑 电容 剩余 寿命 在线 监测 系统 | ||
1.一种PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,采用DSP+FPGA架构,包括:核心板、底板、AD7656采样模块、W5300通信模块和上位机;所述核心板包括DSP系统和FPGA最小系统;所述DSP系统包括:DSP最小系统和外挂储存单元;所述外挂储存单元包括:FLASH芯片和RAM芯片,所述AD7656采样模块包括3块AD7656芯片和低通滤波器,所述W5300通信模块包括WIZnet W5300芯片和以太网变压器,
DSP芯片的数据地址总线、PWM输出信号线、BOOT引导信号线、通用输入输出信号线均与FPGA芯片连接;DSP芯片的EM1CS2管脚与FLASH芯片连接,用于片选FLASH芯片;DSP芯片的EM1CS3管脚与RAM芯片连接,用于片选RAM芯片;DSP芯片的EM1OE管脚和EM1WE管脚分别与FLASH芯片的读、写管脚连接;DSP芯片的EM1OE管脚和EM1WE管脚分别与RAM芯片的读、写管脚连接;DSP芯片的19位地址总线和16位数据总线分别与FLASH芯片的地址管脚、数据管脚连接;DSP芯片的19位地址总线和16位数据总线分别与RAM芯片的地址管脚、数据管脚连接;
DSP芯片的EM1CS4管脚与WIZnet W5300芯片的管脚CS连接,DSP芯片的EM1OE管脚和EM1WE管脚分别与WIZnet W5300芯片的读、写管脚连接,DSP芯片的8位地址总线与WIZnetW5300芯片的地址线输入管脚连接,DSP芯片的16位数据总线与WIZnet W5300芯片的数据输入管脚连接;
FPGA芯片的12个GPIO管脚分别与3块AD7656芯片的片选管脚CS、复位信号管脚RESET、反馈信号管脚BUSY、启动转换信号管脚CONVST连接,3块AD7656芯片的数据管脚均与DSP芯片的16数据总线连接;所述AD7656芯片的6路采样输入管脚均与一个低通滤波器的输出端连接,一个低通滤波器的输入端与电压传感器连接,另一个低通滤波器的输入端与电流传感器连接;
所述底板与核心板连接,为核心板的控制芯片提供电源;所述核心板的扩展接口包括:多种协议串行通信接口,ADC采样输入接口,数据地址总线接口,PWM输出接口和多个数字输入输出接口。
2.如权利要求1所述的PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,所述在线监测系统采用可扩展接插件设计,所述可扩展接插件设计允许用户针对核心板的功能和目标功能自由设计底板。
3.如权利要求1所述的PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,所述DSP系统采用窗口电压检测芯片进行过欠压保护电路设计,对DSP系统进行保护和复位操作;所述DSP最小系统单元包括晶振电路、复位电路、电源电路、引导模式设置电路和JTAG接口电路;所述DSP芯片的型号为TMS320F28377d;DSP系统还包含多种数据通信协议,多种数据通信协议包括I2C,SCI,SPI,CAN,USB;所述DSP系统自带ADC采样模块,用于实现16位精度的差分输入信号采样和12位精度的单端输入信号采样。
4.如权利要求1所述的PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,所述FLASH芯片采用SST39VF822芯片,RAM芯片采用IS61LV25616AL-10TLI芯片;所述W5300通信模块通过以太网变压器HR911103A与上位机进行连接通信。
5.如权利要求1所述的PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,所述上位机的通信界面包括示波器部分、电容等效电路、电容寿命和电容状态;所述示波器部分包括示波器控制箱,波形显示框和示波器设置部分,用于观测采样得到的电容电压和电容电流波形;所述电容等效电路采用一阶串联阻容等效电路,选择不同的算法计算实际电容值。
6.如权利要求1所述的PWM变流器直流支撑电容剩余寿命在线监测系统,其特征在于,所述FPGA最小系统包括电源电路、时钟电路、JTAG电路、编程配置电路和输入输出电路,所述电源电路用于为FPGA芯片供电、内核供电,为FPGA内核提供参考电平;所述时钟电路包括由外部有源晶振电路提供的50MHz时钟信号输入和DSP芯片输出的同步时钟信号输入;所述JTAG电路用于在线烧录程序和调试芯片;所述编程配置电路采用四路串行配置芯片EPCQ64,编程模式选择为主动串行模式,用于FPGA芯片上电启动时固化程序电路;所述输入输出电路包括数字输入和数字输出,能够进行自由设计。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京交通大学,未经北京交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921856938.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于钢结构网架整体同步顶升的装置
- 下一篇:电路开关通用型防护结构