[实用新型]一种芯片及电子设备有效
申请号: | 201922145240.1 | 申请日: | 2019-12-04 |
公开(公告)号: | CN210924559U | 公开(公告)日: | 2020-07-03 |
发明(设计)人: | 罗前 | 申请(专利权)人: | 江苏芯盛智能科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 张磊 |
地址: | 213000 江苏省常州市武进*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 电子设备 | ||
本申请提供了一种芯片及电子设备,涉及电子领域。芯片包括串行外设接口、串行外设控制器以及至少一个寄存器。串行外设控制器分别与串行外设接口和至少一个寄存器电连接;串行外设接口用于获取第一读写指令,并将第一读写指令传输给串行外设控制器,第一读写指令包含第一目标寄存器的地址信息;串行外设控制器用于执行第一读写指令,以访问第一目标寄存器。当需要访问任意一个寄存器时,均可以通过串行外设接口获取第一读写指令,不需要开设其他的信号选择IO,节省了IO资源,并且能访问更多的寄存器。
技术领域
本实用新型涉及电子领域,具体而言,涉及一种芯片及电子设备。
背景技术
随着工艺的不断演进,芯片对时钟噪声和电源噪声更加敏感,导致芯片ROM阶段问题增多,同时在ROM阶段,芯片的CPU无法访问寄存器,导致很难进行问题定位。并且随着芯片规模持续增加,芯片的应用场景趋于复杂化,片上SOC复杂度持续增长,各种片上总线的异常,很容易导致CPU挂死,导致芯片寄存器无法访问,进而严重影响芯片的问题定位速度,有些时候甚至芯片完全无法问题定位。
实用新型内容
本实用新型的目的在于提供一种芯片及电子设备,能够解决上述问题。
本实用新型提供一种技术方案:
一种芯片,所述芯片包括串行外设接口、串行外设控制器以及至少一个寄存器,所述串行外设控制器分别与所述串行外设接口和所述至少一个寄存器电连接;
所述串行外设接口用于获取第一读写指令,并将所述第一读写指令传输给所述串行外设控制器,所述第一读写指令包含第一目标寄存器的地址信息;
所述串行外设控制器用于执行所述第一读写指令,以访问所述第一目标寄存器。
进一步地,所述芯片还包括处理器,所述处理器与所述至少一个寄存器电连接;
所述处理器用于执行获得的第二读写指令,以访问所述第二读写指令对应的寄存器,所述第二读写指令包含所述第二目标寄存器的地址信息。
进一步地,所述芯片还包括选择器和通用选择接口,所述处理器和所述串行外设控制器分别与所述选择器的一个输入端电连接,所述选择器的输出端与所述至少一个寄存器电连接,所述通用选择接口与所述选择器的信号端电连接;
所述通用选择接口用于接收用户输入的访问路径选择信号,并将所述访问路径选择信号传输给所述选择器;
所述选择器用于依据所述访问路径选择信号切换寄存器访问路径,以使所述处理器与所述至少一个寄存器电连接,或者,以使所述串行外设控制器与所述至少一个寄存器电连接。
进一步地,所述至少一个寄存器包括:全局寄存器、电源管理寄存器以及时钟寄存器。
本实用新型还提供一种技术方案:
一种电子设备,所述电子设备包括调试器和上述的芯片,所述调试器与所述串行外设接口电连接;
所述调试器用于依据用户输入的读写指令生成所述第一读写指令,并将所述第一读写指令通过所述串行外设接口传输给所述串行外设控制器,以使所述串行外设控制器执行所述第一读写指令。
进一步地,所述电子设备还包括显示器,所述显示器与所述调试器电连接;
所述串行外设控制器用于接收所述第一目标寄存器的第一反馈信息,并将所述第一反馈信息传输给所述调试器;
所述调试器用于接收所述第一反馈信息,并将所述第一反馈信息传输给所述显示器;
所述显示器用于显示所述第一反馈信息。
进一步地,所述显示器与所述处理器电连接;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏芯盛智能科技有限公司,未经江苏芯盛智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201922145240.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:壁装支架
- 下一篇:一种贴片式电子器件装置及其贴片式底座