[实用新型]多路高速信号采集老化筛选试验台有效
申请号: | 201922464389.6 | 申请日: | 2019-12-31 |
公开(公告)号: | CN212134828U | 公开(公告)日: | 2020-12-11 |
发明(设计)人: | 林华辉;胡洪江;黄永军 | 申请(专利权)人: | 广州赛睿检测设备有限公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00;G01R31/52 |
代理公司: | 重庆乐泰知识产权代理事务所(普通合伙) 50221 | 代理人: | 何君苹 |
地址: | 510800 广东省广州市花都区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 信号 采集 老化 筛选 试验台 | ||
1.一种多路高速信号采集老化筛选试验台,包括机箱、高温试验温箱、上位机系统、RS232串口服务器、电源分配板、控制板、控制板电源和老化板,所述上位机系统与RS232串口服务器信号连接,所述RS232串口服务器分别与电源分配板、控制板和高温试验温箱信号连接,所述控制板与老化板信号连接,其特征在于:RS232串口服务器采用RS232全双工通讯模式通讯,所述上位机系统采用并行通讯网络构架,所述控制板包括FPGA模块、漏电流取样模块、DIO、继电器阵列切换电路和保险丝检测电路模块,所述漏电流取样模块包括高速ADC、模拟信号调理电路、IV转换电路和校准电路,所述老化板分别与IV转换电路、继电器阵列切换电路和保险丝检测电路模块信号连接,所述继电器阵列切换电路和保险丝检测电路模块信号均与DIO信号连接,所述DIO与FPGA模块信号连接,所述IV转换电路依次与模拟信号调理电路、高速ADC和FPGA模块信号连接,所述高速ADC与校准电路信号连接,所述校准电路与FPGA模块信号连接,所述FPGA模块与RS232串口服务器信号连接。
2.根据权利要求1所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述FPGA模块包括晶振、滤波电路、辅助电路、供电模组、MAX232转换器、RS232、10/100M自适应PHY、RJ45和FPGA核心处理器。
3.根据权利要求2所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述FPGA核心处理器包括AD控制及缓存、增益放大控制和算法处理。
4.根据权利要求2所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述模拟信号调理电路包括低通滤波器、程控放大器和输入预处理电路。
5.根据权利要求4所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述IV转换电路依次信号连接输入预处理电路、程控放大器和低通滤波器,所述低通滤波器和高速ADC信号连接。
6.根据权利要求1-5任一所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述FPGA模块和高速ADC之间采用I2C总线协议实时通讯交互。
7.根据权利要求6所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述老化板共设有三十二路夹具板,所述控制板中设有一个FPGA高速采集模块和与三十二路夹具板一一对应的三十二路DIO、三十二路保险丝检测电路模块、三十二路继电器阵列切换电路和三十二路漏电流取样模块。
8.根据权利要求7所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述控制板电源的数量为四个,所述控制板的数量为十六个,一个所述控制板电源为四个控制板提供电源,所述老化板数量与控制板数量相同,且所述老化板与控制板一一对应。
9.根据权利要求8所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述夹具板为子母夹具。
10.根据权利要求9所述的一种多路高速信号采集老化筛选试验台,其特征在于:所述上位机系统采用SQLite数据库独立数据管理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州赛睿检测设备有限公司,未经广州赛睿检测设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201922464389.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:植物源脑细胞营养素分离提取装置
- 下一篇:一种高效生物除臭装置