[发明专利]中继装置和信息处理系统有效
申请号: | 201980001268.8 | 申请日: | 2019-04-18 |
公开(公告)号: | CN110622144B | 公开(公告)日: | 2023-05-05 |
发明(设计)人: | 石田智弘;木村真敏 | 申请(专利权)人: | 富士通个人电脑株式会社 |
主分类号: | G06F13/36 | 分类号: | G06F13/36;G06F13/38;G06F15/167;G06F15/173 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 中继 装置 信息处理 系统 | ||
提供第一端点和第二端点。第一端点从每个用作执行算术处理的计算机的平台中的第一平台的根复合体接收数据。第二端点向平台中的第二平台的根复合体传送数据,该要传送的数据是通过从第一端点的隧穿在该第二端点处接收到的。
技术领域
本公开涉及中继装置和信息处理系统。
背景技术
已知一种使用多个计算器(算术装置)执行并行计算的方法。在该方法中,例如,通过以太网(注册商标)线路在计算器之间交换数据。
然而,以太网线路的通信速度可成为瓶颈。
发明内容
根据一个方面,本公开的目的是实现平台之间的高速通信。
根据该方面的中继装置连接到每一个用作执行算术处理的计算机的平台,以与每个平台通信并经由外围组件快速互连(PCIe)总线中继平台之间的通信。中继装置包括:第一端点,其从平台当中的第一平台的根复合体接收数据;以及第二端点,其向平台中的第二平台的根复合体传送数据,要传送的数据从第一端点通过隧穿在第二端点处被接收。
根据本公开的以上方面,能够实现平台之间的高速通信。
附图说明
图1是例示在各种平台中使用PCIe总线的连接配置的图;
图2是例示在各种平台中使用PCIe总线的连接配置的图;
图3是例示在各种平台中使用PCIe总线的连接配置的图;
图4是示意性地示出作为实施方式的示例的信息处理系统中的多个平台的连接配置的图;
图5是例示作为实施方式的示例的信息处理系统中的平台的软件配置的图;
图6是示意性地示出作为实施方式的示例的信息处理系统中的PCIe桥控制器的硬件配置的图;
图7是示出作为实施方式的示例的PCIe的层配置的图;
图8是例示作为实施方式的示例的信息处理系统中的从处理器朝向其它处理器观看的视图的图;
图9是例示作为实施方式的示例的信息处理系统中的从处理器朝向其它处理器观看的视图的图;
图10是用于解释作为实施方式的示例的信息处理系统中的在平台之间经由PCIe桥控制器的数据传送方法的图;以及
图11是用于解释作为实施方式的示例的信息处理系统中的在平台之间经由PCIe桥控制器的数据传送方法的图。
具体实施方式
将参照附图描述中继装置和信息处理系统的示例性实施方式。注意,以下描述的实施方式仅仅是示例,并且不旨在排除在实施方式中没有清楚描述的各种修改和技术应用。也就是说,在不脱离本发明的主旨的情况下,可以对该实施方式进行各种修改以实现该实施方式。附图中的每一个不一定仅包括其中所示的组件,并且可以包括另一功能等。
(A)使用PCIe总线的通信
例如,为了执行诸如基于PC的AI推断处理和图像处理之类的高负载的算术运算,可以考虑使用能用作PC的装置的诸如GPU或FPGA等的处理器(算术运算处理器)。PC是个人计算机的缩写,AI是人工智能的缩写。GPU是图形处理单元的缩写,FPGA是现场可编程门阵列的缩写。
为了使上述处理器作为PC的装置工作,需要在操作系统(OS)上安装用于操作特定硬件的装置驱动器。OS的示例包括Windows(注册商标)和Linux(注册商标)。还需要创建符合每个OS的要求的装置驱动器。特别地,在Windows的情况下,驱动器要求等根据OS的版本而不同,并且已经要求用于装置驱动器的开发技术。因此,在没有Windows兼容装置驱动器的开发技术的情况下,不管处理器的性能如何高,都无法将处理器用作PC的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通个人电脑株式会社,未经富士通个人电脑株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980001268.8/2.html,转载请声明来源钻瓜专利网。