[发明专利]移位寄存器单元、驱动方法、栅极驱动电路和显示装置有效
申请号: | 201980001805.9 | 申请日: | 2019-09-25 |
公开(公告)号: | CN113196368B | 公开(公告)日: | 2023-05-23 |
发明(设计)人: | 商广良;郑灿;卢江楠;董甜;刘利宾;韩龙;史世明;王大巍 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 驱动 方法 栅极 电路 显示装置 | ||
1.一种移位寄存器单元,其特征在于,包括第一栅极驱动输出电路和第二栅极驱动输出电路;
所述第一栅极驱动输出电路用于通过第一栅极驱动信号输出端输出第一栅极驱动信号;
所述第二栅极驱动输出电路用于根据所述第一栅极驱动信号、第一时钟信号和第二时钟信号生成与所述第一栅极驱动信号同时输出的第二栅极驱动信号;
所述第一栅极驱动输出电路用于在第三时钟信号和第四时钟信号的控制下,控制输出第一栅极驱动信号;
所述第一栅极驱动输出电路包括上拉节点控制电路、下拉输入节点控制电路、第二下拉节点控制电路和输出电路;
所述上拉节点控制电路用于在第三时钟信号和下拉输入节点的电位的控制下,控制上拉节点的电位,并用于维持所述上拉节点的电位;
所述下拉输入节点控制电路用于在第三时钟信号的控制下,控制输入端与所述下拉输入节点之间的通断,并在所述上拉节点的电位和第四时钟信号的控制下,控制所述下拉输入节点与第四电压端之间的通断;
所述第二下拉节点控制电路用于在第五电压信号的控制下,控制所述下拉输入节点与第二下拉节点之间的通断,并用于维持所述第二下拉节点的电位;
所述输出电路用于在所述上拉节点的电位和所述第二下拉节点的电位的控制下,根据第四时钟信号,控制通过所述第一栅极驱动信号输出端输出所述第一栅极驱动信号;
所述第一时钟信号与所述第三时钟信号不同,所述第二时钟信号与所述第四时钟信号不同;
所述第二栅极驱动输出电路包括第一下拉节点控制电路、下拉电路和输出控制电路,其中,
所述输出控制电路用于在所述第一栅极驱动信号的控制下,控制第二栅极驱动信号输出端与第一电压端之间的通断;
所述第一下拉节点控制电路用于在所述第一栅极驱动信号、所述第一时钟信号和所述第二时钟信号的控制下,控制第一下拉节点的电位;
所述下拉电路用于在所述第一下拉节点的电位的控制下,控制第二栅极驱动信号输出端与第二电压端之间的通断;
所述第一下拉节点控制电路分别与第一时钟信号端、第一下拉节点和第三电压端电连接,用于在所述第一时钟信号的控制下,控制所述第一下拉节点与所述第三电压端之间的通断;
所述第二电压端用于输入第二电压,所述第三电压端用于输入第三电压;
所述第一下拉节点控制电路包括的晶体管和所述下拉电路包括的下拉晶体管都为p型晶体管,所述第三电压小于所述第二电压;或者,
所述第一下拉节点控制电路包括的晶体管和所述下拉电路包括的下拉晶体管都为n型晶体管,所述第三电压大于所述第二电压;
所述第一时钟信号的下降沿与所述第四时钟信号的上升沿同时,所述第一时钟信号的上升沿不晚于所述第三时钟信号的上升沿;所述第二时钟信号的下降沿与所述第三时钟信号的上升沿同时,所述第二时钟信号的上升沿不晚于所述第四时钟信号的上升沿。
2.如权利要求1所述的移位寄存器单元,其特征在于,所述第一栅极驱动信号与所述第二栅极驱动信号反相。
3.如权利要求1所述的移位寄存器单元,其特征在于,所述第一下拉节点控制电路还分别与第一栅极驱动信号输出端、第二时钟信号端和第一电压端电连接,用于在所述第一栅极驱动信号的控制下,控制所述第一下拉节点与所述第一电压端之间的通断,并用于根据所述第二时钟信号,控制所述第一下拉节点的电位。
4.如权利要求1所述的移位寄存器单元,其特征在于,所述第一下拉节点控制电路还用于根据所述第二栅极驱动信号,控制所述第一下拉节点的电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980001805.9/1.html,转载请声明来源钻瓜专利网。