[发明专利]延迟追踪方法以及存储器系统在审
申请号: | 201980002817.3 | 申请日: | 2019-08-14 |
公开(公告)号: | CN111052241A | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | 谢博伟;詹佳谕;陈柔绫 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 薛平;谷敬丽 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 追踪 方法 以及 存储器 系统 | ||
本发明提出一种延迟追踪方法以及存储器系统。可将该延迟追踪方法应用于支持工作时钟的低频率模式(LFM)与高频率模式(HFM)的存储器系统。该延迟追踪方法包括下列步骤:当该工作时钟处于该高频率模式时,选择低频率模式振荡器用于获取低频率模式延迟值;以及当该工作时钟处于该低频率模式时,选择高频率模式振荡器用于获取高频率模式延迟值。
本申请要求2018年8月14日提交的专利申请号为62/718,535的美国临时专利申请的优先权,上述美国临时专利申请的全部通过引用并入本文。
技术领域
本发明总体上有关于无线通信技术。特别地,有关于第五代低功率DDR(LPDDR5)的延迟追踪技术。
背景技术
在当前第五代低功率DDR(LPDDR5)标准中,引入WCK2DQI振荡器(即,写振荡器)用于写操作的延迟追踪,以及引入WCK2DQO振荡器(即,读振荡器)用于读操作的延迟追踪。此外,在当前LPDDR5标准中,使用多用途命令(MPC)启动或关闭WCK2DQI振荡器或WCK2DQO振荡器。另外,在当前LPDDR5标准中,引入不同频率模式以节省功率。
然而,在当前LPDDR5标准中,并未标明如何有效使用WCK2DQI振荡器或WCK2DQO振荡器用于不同频率模式中延迟追踪。
发明内容
本发明提出一种延迟追踪方法以及存储器系统,以克服上述问题。
本发明实施例提供一种延迟追踪方法。可将该延迟追踪方法应用于支持工作时钟的低频率模式(LFM)与高频率模式(HFM)的存储器系统。该延迟追踪方法包括下列步骤:当该工作时钟处于该高频率模式时,选择低频率模式振荡器用于获取低频率模式延迟值;以及当该工作时钟处于该低频率模式时,选择高频率模式振荡器用于获取高频率模式延迟值。
在许多实施例中,在该工作时钟从该高频率模式切换至该低频率模式之前,获取该低频率模式延迟值。在实施例中,通过周期性启动该低频率模式振荡器,获取该低频率模式延迟值。在另一实施例中,通过不定期启动该低频率模式振荡器,获取该低频率模式延迟值。当该工作时钟处于该低频率模式时,将该低频率模式延迟值应用于低频率模式延迟追踪。
在许多实施例中,在该工作时钟从该低频率模式切换至该高频率模式之前,获取该高频率模式延迟值。在实施例中,通过周期性启动该高频率模式振荡器,获取该高频率模式延迟值。在另一实施例中,通过不定期启动该高频率模式振荡器,获取该高频率模式延迟值。当该工作时钟处于该高频率模式时,将该高频率模式延迟值应用于高频率模式延迟追踪。
在许多实施例中,通过多用途命令(MPC)命令或模式暂存运算数(MR OP),选择该低频率模式振荡器与该高频率模式振荡器。
本发明实施例提供一种存储器系统。该存储器系统包含存储器控制器与存储器装置。存储器控制器生成命令。存储器装置包含:低频率模式振荡器与高频率模式振荡器。该存储器装置从该存储器控制器接收该命令,以选择该低频率模式振荡器或该高频率模式振荡器。当该工作时钟处于该高频率模式时,选择该低频率模式振荡器用于获取低频率模式延迟值。当该工作时钟处于该低频率模式时,选择该高频率模式振荡器用于获取高频率模式延迟值。
一旦回顾了延迟追踪方法与存储器系统的特定实施例的下列描述,本领域通常知识者可以理解本发明的其它方面与特征。
附图说明
通过参考以下参照附图进行的详细描述,将更充分地理解本发明,其中:
图1是依据本发明实施例的存储器系统100的区块图。
图2是依据本发明实施例描述延迟追踪方法的流程图200。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980002817.3/2.html,转载请声明来源钻瓜专利网。