[发明专利]行进存储器和计算机系统在审
申请号: | 201980003165.5 | 申请日: | 2019-01-23 |
公开(公告)号: | CN110914909A | 公开(公告)日: | 2020-03-24 |
发明(设计)人: | 中村维男;迈克尔·J·弗林 | 申请(专利权)人: | 中村维男;迈克尔·J·弗林 |
主分类号: | G11C19/18 | 分类号: | G11C19/18 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 王红艳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 行进 存储器 计算机系统 | ||
1.一种行进存储器,被配置为存储字节大小或字大小的并行数据或指令的流,用于以处理器的时钟频率来同步地沿着所述流的方向朝着计算机系统中的处理器传输所述并行数据或指令的流,所述行进存储器包括:
多个奇数列,每个所述奇数列具有沿矩阵中的列方向排列的前级单元的序列,以将所述字节大小或所述字大小的一组移动信息进行反相并存储;以及
多个偶数列,沿所述流的方向布置在与所述奇数列周期交替的位置处,每个所述偶数列都具有沿所述列方向排列的后级单元的序列,以将由相邻奇数列反相的所述一组移动信息进行重新反相并存储。
2.根据权利要求1所述的行进存储器,其中,每个所述前级单元包括:
前级耦合元件,被配置为控制从分配在与所述奇数列的输入侧相邻布置的所述偶数列中的一个中的相邻后级单元的输出端传输所述一组移动信息中的信号中的一个;以及
前反相器,被配置为对通过所述前级耦合元件传输的信号中的一个进行反相,并且进一步朝着与所述前级单元的输出侧相邻布置的偶数列中的一个来传输经反相的信号中的一个。
3.根据权利要求2所述的行进存储器,其中,每个所述前级单元还包括被配置为存储所述经反相的信号的前级存储电容器。
4.根据权利要求1所述的行进存储器,其中,每个所述后级单元包括:
后反相器,被配置为对从布置在同一行中的所述前级单元传输的所述经反相的信号中的一个进行重新反相,并且进一步朝着与所述后级单元的输出侧相邻布置的所述奇数列中的一个传输经重新反相的信号;以及
后级存储电容器,被配置为存储所述经重新反相的信号。
5.根据权利要求4所述的行进存储器,其中,每个所述后级单元还包括后级耦合元件,所述后级耦合元件被配置为控制从分配在与所述偶数列的输入侧相邻布置的所述奇数列中的一个中的相邻前级单元的输出端传输所述一组移动信息中的信号中的一个。
6.一种行进存储器,适用于具有多个流水线存储器阵列块的随机存取存储器,所述行进存储器被配置为存储字节大小或字大小的并行数据或指令的流,用于以处理器的时钟频率来同步地沿着所述流的方向朝着计算机系统中的处理器传输所述并行数据或指令的流,所述行进存储器包括:
多个奇数列,每个所述奇数列具有沿矩阵中的列方向排列的前级单元的序列,以将所述字节大小或所述字大小的一组移动信息进行反相并存储;以及
多个偶数列,沿所述流的方向布置在与所述奇数列周期交替的位置处,每个所述偶数列都具有沿所述列方向排列的后级单元的序列,以将由相邻奇数列反相的所述一组移动信息进行重新反相并存储。
7.一种计算机系统,包括:
处理器;以及
用作主存储器的行进存储器,所述行进存储器被配置为存储字节大小或字大小的并行数据或指令的流,用于以驱动所述计算机系统中的所述处理器的时钟频率来同步地沿着所述流的方向传输所述并行数据或指令的流,并且主动且依次向所述处理器提供所述并行数据或指令的流,使得所述处理器能够利用存储的并行数据或指令的流来执行算术和逻辑操作,所述行进存储器包括:
多个奇数列,每个所述奇数列具有沿矩阵中的列方向排列的前级单元的序列,以将所述字节大小或所述字大小的一组移动信息进行反相并存储;以及
多个偶数列,沿所述流的方向布置在与所述奇数列周期交替的位置处,每个所述偶数列都具有沿所述列方向排列的后级单元的序列,以将由相邻奇数列反相的所述一组移动信息进行重新反相并存储。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中村维男;迈克尔·J·弗林,未经中村维男;迈克尔·J·弗林许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980003165.5/1.html,转载请声明来源钻瓜专利网。