[发明专利]直接测量延迟校准方法和设备有效
申请号: | 201980005751.3 | 申请日: | 2019-02-11 |
公开(公告)号: | CN111357052B | 公开(公告)日: | 2023-05-23 |
发明(设计)人: | M·S·埃利奥特 | 申请(专利权)人: | 西部数据技术公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G06F3/06 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 魏利娜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 直接 测量 延迟 校准 方法 设备 | ||
1.一种用于提供直接测量延迟校准的设备,其包括:
多个延迟元件,其处于回路中;以及
控制器,其耦合到所述多个延迟元件,
其中所述控制器配置成:
在预定时间段内确定所述回路中的所述多个延迟元件的延迟振荡;
基于所确定的延迟振荡、所述预定时间段以及所述多个延迟元件的数量来确定用于延迟输入信号的所述多个延迟元件的子集;以及
使所述输入信号路由通过所述多个延迟元件的所述子集。
2.根据权利要求1所述的设备,其中所述控制器配置成基于所述输入信号的预定延迟设置来确定所述多个延迟元件的所述子集。
3.根据权利要求1所述的设备,其中所述输入信号为多个输入信号中的一个,且其中所述控制器配置成使所述多个输入信号中的每一个路由通过所述多个延迟元件的独立子集。
4.根据权利要求1所述的设备,其中所述多个延迟元件包含分配给时钟信号的第一最大数目个延迟元件和分配给一或多个数据信号中的每一个的第二最大数目个延迟元件,其中所述第一最大数目大于所述第二最大数目。
5.根据权利要求1所述的设备,其中所述回路包括环式振荡器。
6.根据权利要求1所述的设备,其中所述控制器配置成通过以下操作来确定所述多个延迟元件的所述子集:
基于所述所确定的延迟振荡、所述预定时间段以及所述多个延迟元件的所述数量来确定所述多个延迟元件中的延迟元件的延迟时间;以及
基于所述延迟时间来确定用于延迟所述输入信号的所述多个延迟元件的所述子集。
7.根据权利要求6所述的设备,其中所述控制器配置成在耦合到所述控制器的数据总线空闲时重复确定所述延迟元件的所述延迟时间。
8.根据权利要求1所述的设备,其中所述多个延迟元件的所述数量是基于所述输入信号的预定调整范围。
9.根据权利要求1所述的设备,其中所述预定时间段是基于符合用于根据所述输入信号的预定延迟设置延迟所述输入信号的准确度阈值。
10.根据权利要求1所述的设备,其中所述控制器耦合到数据总线,所述数据总线耦合到一或多个存储器装置。
11.一种用于提供直接测量延迟校准的方法,其包括:
在预定时间段内确定回路中的多个延迟元件的延迟振荡;
基于所确定的延迟振荡、所述预定时间段以及所述多个延迟元件的数量来确定所述多个延迟元件中的延迟元件的延迟时间;
基于所述延迟时间来确定用于延迟输入信号的所述多个延迟元件的子集;以及
使所述输入信号路由通过所述多个延迟元件的所述子集。
12.根据权利要求11所述的方法,其中确定所述多个延迟元件的所述子集是基于所述输入信号的预定延迟设置。
13.根据权利要求11所述的方法,其中所述输入信号为多个输入信号中的一个,其中所述方法包括使所述多个输入信号中的每一个路由通过所述多个延迟元件的独立子集,且其中路由所述多个输入信号中的每一个包括路由所述输入信号。
14.根据权利要求11所述的方法,其中所述多个延迟元件包含分配给时钟信号的第一最大数目个延迟元件和分配给一或多个数据信号中的每一个的第二最大数目个延迟元件,其中所述第一最大数目大于所述第二最大数目。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西部数据技术公司,未经西部数据技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980005751.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:逻辑块寻址范围冲突爬虫
- 下一篇:化合物和包含其的有机发光二极管