[发明专利]DAC电路、固态成像元件和电子设备有效
申请号: | 201980009312.X | 申请日: | 2019-01-15 |
公开(公告)号: | CN111630844B | 公开(公告)日: | 2023-06-20 |
发明(设计)人: | 北野伸;榊原雅树;菊池秀和;纳光明 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | H04N25/75 | 分类号: | H04N25/75;H04N25/63;H04N25/772;H03M1/74 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 房岭梅;姚鹏 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | dac 电路 固态 成像 元件 电子设备 | ||
1.一种DAC电路,包括:
斜坡DAC,所述斜坡DAC产生斜坡信号,所述斜坡信号的电压以恒定的时间梯度变化;
注入DAC,所述注入DAC在用于复位与所述斜坡信号进行比较的比较目标电压的复位时段内输出预定电压;以及
加法电路,所述加法电路将所述斜坡DAC的输出与所述注入DAC的输出相加,并将所相加的输出作为比较参考电压输出到比较电路。
2.根据权利要求1所述的DAC电路,其中,
所述斜坡DAC和所述注入DAC根据输入值以预定的步进电压改变输出电压,并且
将所述斜坡DAC的步进电压设置得比所述注入DAC的步进电压小。
3.根据权利要求1所述的DAC电路,还包括:
固定电压产生电路,所述固定电压产生电路产生预定的固定偏置电压,其中,
所述加法电路进一步将所述固定电压产生电路的输出与所述斜坡DAC的输出和所述注入DAC的输出相加,并且将所相加的输出作为所述比较参考电压输出到所述比较电路。
4.根据权利要求3所述的DAC电路,其中,
所述固定电压产生电路包括采样保持电路,并且
当所述采样保持电路处于保持模式时,所述固定电压产生电路输出所述预定的固定偏置电压。
5.根据权利要求1至4中任一项所述的DAC电路,还包括:
选择器,所述选择器选择第一输入值和第二输入值中的任一者,并且将所选的输入值提供给所述注入DAC,其中
所述注入DAC输出基于从所述选择器提供的所述第一输入值的第一电压,或者输出基于从所述选择器提供的所述第二输入值的第二电压。
6.根据权利要求5所述的DAC电路,其中,
所述比较电路将通过传输信号电荷而产生的所述比较目标电压与所述比较参考电压进行多次比较。
7.根据权利要求1至4中任一项所述的DAC电路,还包括:
控制电路,所述控制电路基于前一帧的AD转换结果确定用于控制下一帧的所述斜坡信号的电压的输入值,并将所述输入值提供给所述斜坡DAC,其中,
所述斜坡DAC基于从所述控制电路提供的所述输入值产生所述斜坡信号。
8.根据权利要求7所述的DAC电路,其中,
所述控制电路使用从所述前一帧提取的多个像素的第N个最大值和第M个最小值的平均值来检测P相数据中心值,并确定用于控制所述下一帧的斜坡信号的电压的所述输入值,所述P相数据中心值是表示CDS处理中所述像素的复位电平的P相数据的中心值,其中,1N,1M。
9.根据权利要求8所述的DAC电路,其中,
所述控制电路分多个阶段检测从所述前一帧提取的多个像素的所述第N个最大值和所述第M个最小值的平均值。
10.根据权利要求8所述的DAC电路,其中,所述控制电路根据检测到的所述P相数据中心值与期望的P相数据目标值之间的差的绝对值超过第一设定值B,设置快速收敛区,根据所述绝对值等于或小于第二设定值A设置盲区;根据所述绝对值超过所述第二设定值A但等于或小于所述第一设定值B设置缓慢收敛区,并以不同的灵敏度提供反馈。
11.根据权利要求8所述的DAC电路,其中,所述控制电路仅提取所述前一帧的遮光像素作为所述多个像素。
12.根据权利要求1至4中任一项所述的DAC电路,还包括:
输出控制电路,所述输出控制电路基于输出控制信号将特定的电压电平输出到所述比较电路。
13.根据权利要求12所述的DAC电路,其中,
在作为所述输出控制信号的第一输出控制信号变为有效的情况下,所述输出控制电路使所述比较电路输出GND电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980009312.X/1.html,转载请声明来源钻瓜专利网。