[发明专利]在集成电路器件中接收信号的电路和方法在审
申请号: | 201980027713.8 | 申请日: | 2019-03-11 |
公开(公告)号: | CN112075025A | 公开(公告)日: | 2020-12-11 |
发明(设计)人: | 庄易;W·林;J·南宫;H·J·林;S·Y·陈 | 申请(专利权)人: | 赛灵思公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/081;H04L7/033 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 傅远 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 器件 接收 信号 电路 方法 | ||
1.一种用于在集成电路中接收信号的电路,所述电路包括:
采样器,被配置为接收输入数据信号,其中所述采样器生成采样数据和恢复时钟;
时钟和数据恢复电路,被配置为接收所述采样数据和所述恢复时钟并且生成相位插值器码;以及
相位插值器,被配置为接收所述相位插值器码;
其中所述相位插值器基于针对时钟周期生成的所述相位插值器码在所述时钟周期期间生成多个相位插值器控制信号。
2.根据权利要求1所述的电路,其中所述多个相位插值器控制信号中的每个相位插值器控制信号包括相位选择信号和加权信号。
3.根据权利要求1或2所述的电路,其中所述多个相位插值器控制信号包括与时钟周期的前半部分相关联的第一相位插值器控制信号和与时钟周期的后半部分相关联的第二相位插值器控制信号。
4.根据权利要求1至3所述的电路,其中所述相位插值器确定相位插值器码从第一时钟周期到第二时钟周期的变化,并且在时钟周期期间生成多个插值器控制信号包括在所述时钟周期的中间应用通过相位插值器码的所述变化的一部分而调节的所述相位插值器码。
5.根据权利要求4所述的电路,其中所述相位插值器码是通过所述相位插值器码从所述时钟周期到下一时钟周期的变化的一半来调节的。
6.根据权利要求1至5中任一项所述的电路,其中在所述时钟周期期间生成的相位插值器控制信号是基于当前相位插值器码和下一相位插值器码的位的比较来生成的。
7.根据权利要求6所述的电路,其中如果未检测到边界跨越,则在所述时钟周期期间生成的所述相位插值器控制信号基于下一码。
8.根据权利要求6所述的电路,其中如果检测到沿正方向的边界跨越,则在所述时钟周期期间生成的所述相位插值器控制信号基于下一码。
9.根据权利要求6至8所述的电路,其中在所述时钟周期期间生成的所述相位插值器控制信号基于沿负方向的边界跨越中的当前码被检测到。
10.一种在集成电路中接收信号的方法,所述方法包括:
接收输入数据信号;
基于所述输入数据信号生成采样数据和恢复时钟;
基于所述采样数据和所述恢复时钟生成相位插值器码;
在相位插值器处接收所述相位插值器码;以及
基于针对时钟周期生成的所述相位插值器码在所述时钟周期期间生成多个相位插值器控制信号。
11.根据权利要求10所述的方法,还包括确定相位插值器码从第一时钟周期到第二时钟周期的变化,其中在时钟周期期间生成多个插值器控制信号包括在所述时钟周期的中间应用通过相位插值器码的所述变化的一部分而调节的所述相位插值器码。
12.根据权利要求11所述的方法,其中所述相位插值器码是通过所述相位插值器码从所述时钟周期到下一时钟周期的变化的一半来调节的。
13.根据权利要求10所述的方法,其中在所述时钟周期期间生成相位插值器控制信号包括基于当前相位插值器码和下一相位插值器码的位的比较来生成相位插值器控制信号。
14.根据权利要求13所述的方法,其中在所述时钟周期期间生成相位插值器控制信号包括:如果未检测到边界跨越,则基于下一码生成相位插值器控制信号。
15.根据权利要求13所述的方法,其中在所述时钟周期期间生成相位插值器控制信号包括:如果检测到沿正方向的边界跨越,则基于下一码生成相位插值器控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980027713.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:在完全同态加密的自举中启用恒定明文空间
- 下一篇:马达单元