[发明专利]信号处理电路、信号处理设备以及信号处理方法在审
申请号: | 201980043953.7 | 申请日: | 2019-07-05 |
公开(公告)号: | CN112424786A | 公开(公告)日: | 2021-02-26 |
发明(设计)人: | 关谷彰人;松本智宏;山岸弘幸;藤波靖;大池祐辅;池谷亮志 | 申请(专利权)人: | 索尼公司 |
主分类号: | G06G7/60 | 分类号: | G06G7/60;G06N3/063;H03K5/26 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 吴孟秋 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 处理 电路 设备 以及 方法 | ||
一种信号处理电路(12),在第一输入信号改变的第一定时早于或与第二输入信号改变的第二定时相同的情况下,在第一定时输出第一输出信号并且在第二定时输出第二输出信号;并且在第一定时晚于第二定时的情况下,在第二定时输出第一输出信号和第二输出信号。
技术领域
本公开涉及一种信号处理电路、信号处理设备以及信号处理方法。
背景技术
专利文献1描述了通过使用两个信号之间的时间差而表示运算结果信息的乘积累加运算设备。专利文献1中所描述的乘积累加运算设备可应用于神经网络电路。神经网络电路具有包括多层的相互连接的多层配置,每层包括多个乘积累加的运算电路。此外,将执行各种类型的信号处理的信号处理电路设置在一层与另一层之间。各种类型的信号处理的实例包括激活函数算术处理和最大池化处理(最大池化)。
通过数字信号处理电路执行上述各种类型的信号处理。因此,在执行上述各种类型的信号处理之前,需要使用将表示具有时间差的信息的两个信号转换成数字信号的时间-数字转换器电路。该时间-数字转换器电路与模数(A/D)转换器电路对应。进一步地,在执行上述各种类型的信号处理之后,需要使用将数字信号转换成表示具有时间差的信息的两个信号的数字-时间转换器电路。该数字-时间转换器电路与数字-模拟(D/A)转换器电路对应。
引用列表
专利文献
专利文献1:WO 2018/034163 A
发明内容
技术问题
然而,不幸的是,时间-数字转换器电路与数字-时间转换器电路消耗大量的功率。
鉴于此,本公开提议一种能够抑制功耗的信号处理电路、信号处理设备以及信号处理方法。
问题的解决方案
根据本公开,提供一种信号处理电路:在第一输入信号改变的第一定时早于或与第二输入信号改变的第二定时相同的情况下,在第一定时输出第一输出信号并且在第二定时输出第二输出信号,并且在第一定时晚于第二定时的情况下,在第二定时输出第一输出信号和第二输出信号。
而且,根据本公开,提供一种信号处理设备,包括:乘积累加运算电路,执行分别使多个信号与第一组的系数相乘并且相加的第一乘积累加运算并且输出第一信号,并且执行分别使多个信号与第二组的系数相乘并且相加的第二乘积累加运算并且输出第二信号;和信号处理电路,在第一信号改变的第一定时早于或与第二信号改变的第二定时相同的情况下,在第一定时输出第一输出信号并且在第二定时输出第二输出信号,并且在第一定时晚于第二定时的情况下,在第二定时输出第一输出信号和第二输出信号。
发明的有利效果
根据本公开,可以抑制功耗。应注意,此处所述的效果不一定必须受限制并且可以是本公开中所描述的任意效果。
附图说明
图1是示出根据本公开的第一实施方式的神经网络设备的配置的示图。
图2是示出根据本公开的第一实施方式的神经网络设备的乘积累加运算电路的配置的示图。
图3是示出ReLU的输入/输出特征的示图。
图4是示出根据本公开的第一实施方式的神经网络设备的激活函数电路(activation function circuit)的配置的示图。
图5是示出根据本公开的第一实施方式的神经网络设备的激活函数电路的操作定时的时序图。
图6是示出根据本公开的第一实施方式的神经网络设备的激活函数电路的操作定时的时序图。
图7是示出根据本公开的第一实施方式的神经网络设备的激活函数电路的输入定时与输出定时之间的关系的示图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980043953.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:与细胞粘附分子3结合的抗体
- 下一篇:外部灯和充电指示器