[发明专利]重复边信道攻击对策在审
申请号: | 201980045866.5 | 申请日: | 2019-07-02 |
公开(公告)号: | CN112424783A | 公开(公告)日: | 2021-02-26 |
发明(设计)人: | 卡尔·韦恩·维内亚德;克里斯托弗·尼尔·海因兹;阿德林-弗勒尔·弗莱明 | 申请(专利权)人: | ARM有限公司 |
主分类号: | G06F21/77 | 分类号: | G06F21/77;G06F21/72;G06F21/57;H04L9/00 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 杨佳婧 |
地址: | 英国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 重复 信道 攻击 对策 | ||
1.一种计算设备,包括:
计时器电路,耦合到时钟信号引脚和重置信号引脚;以及
电容性延迟电路,耦合到电源信号引脚和接地信号引脚,
其中,所述计时器电路接收来自所述时钟信号引脚的时钟信号以及来自所述重置信号引脚的重置信号,并将延迟捕获信号输出到所述电容性延迟电路,
其中,所述电容性延迟电路接收来自所述电源信号引脚的电源信号、来自所述接地信号引脚的接地信号以及来自所述计时器电路的所述延迟捕获信号,并输出活动检测信号。
2.根据权利要求1所述的计算设备,其中,所述计算设备包括密码引擎。
3.根据权利要求1至2中任一项所述的计算设备,其中,所述电容性延迟电路包括:
电容器,耦合到所述电源信号引脚和所述接地信号引脚,
放大器,耦合到所述电容器以感测所述电容器上的电荷,以及
锁存器或触发器门,耦合到所述放大器以接收所述放大器的输出,并耦合到所述计时器电路以接收所述延迟捕获信号,其中,所述锁存器或触发器门的输出耦合到所述计算设备的计算引擎以提供所述活动检测信号。
4.根据权利要求3所述的计算设备,其中,所述锁存器或触发器门是D触发器。
5.根据权利要求1至4中任一项所述的计算设备,其中,所述电容性延迟电路被配置为响应于所述计算设备在先前施加功率或重置之后的指定时间量内施加功率或重置而输出所述活动检测信号。
6.根据权利要求1至5中任一项所述的计算设备,其中,所述计时器电路还耦合到计算引擎,以将计时器开启通知输出到所述计算引擎,
其中,所述计算引擎响应于接收到来自所述计时器电路的所述计时器开启通知而读取所述活动检测信号。
7.一种计算设备,包括:
比较器,耦合到所述计算设备的I/O引脚;
存储单元,耦合到所述比较器;以及
计数器,被耦合以接收所述比较器的输出,所述计数器的输出耦合到计算引擎以将超出限制信号提供给所述计算引擎。
8.根据权利要求7所述的计算设备,其中,所述计算设备是智能卡。
9.根据权利要求7至8中任一项所述的计算设备,其中,所述计算引擎包括密码引擎。
10.根据权利要求7至9中任一项所述的计算设备,其中,所述存储单元存储第一信息周期,并且所述比较器接收第二信息周期以将所述第二信息周期与所述第一信息周期进行比较。
11.根据权利要求7至10中任一项所述的计算设备,其中,所述比较器是64位比较器。
12.根据权利要求7至11中任一项所述的计算设备,还包括:
多个比较器;以及
相应多个存储单元。
13.根据权利要求12所述的计算设备,还包括:
相应多个计数器,耦合到所述多个比较器。
14.根据权利要求12至13中任一项所述的计算设备,还包括引导适当的输入数据存储在所述存储单元中的电路。
15.根据权利要求14所述的计算设备,其中,所述电路耦合到每个比较器以接收所述比较器的输出,该输出是在接收到的信息周期的输入数据与存储在所述相应存储单元中的输入数据之间的比较;以及当所述比较器的输出指示不匹配时,确定是否有任何存储单元没有存储先前输入数据;当所有存储单元都存储先前输入数据时,选择所述多个存储单元中的随机存储单元,并将接收到的信息周期的输入数据加载到所述随机存储单元;以及在任何所述存储单元没有存储先前输入数据时,将所述接收到的信息周期的输入数据加载到下一空存储单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980045866.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:流量控制喷嘴和系统
- 下一篇:用于主机移动设备的移动设备罩