[发明专利]对存储器子系统的写入原子性管理有效
申请号: | 201980067747.X | 申请日: | 2019-09-30 |
公开(公告)号: | CN112912857B | 公开(公告)日: | 2022-07-29 |
发明(设计)人: | N·J·休斯;K·D·舒;T·耶于肯思 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;G06F12/10;G06F3/06 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 子系统 写入 原子 管理 | ||
1.一种计算机实施的方法,其包括:
从主机系统接收将第一数据部分写入到存储器组件的第一指令,其中所述第一指令是所述第一数据部分的原子写入,且其中所述第一数据部分的大小需要将多于一个写入命令发送到所述存储器组件;
响应于接收到所述第一指令,生成所述第一数据部分的第一多个写入命令,其中最终写入命令包含原子结束原子性指示符;
将所述第一多个写入命令发送到所述存储器组件;
累加对应于所述第一多个写入命令的多个转换表更新;以及
响应于确定所述最终写入命令已经成功地发送到所述存储器组件,利用所述多个转换表更新来更新一或多个转换表。
2.根据权利要求1所述的方法,其中所述一或多个转换表包含所述存储器组件中从逻辑块地址到物理地址的映射。
3.根据权利要求1所述的方法,其中每个写入命令包含原子性指示符。
4.根据权利要求1所述的方法,其中所述第一指令包含指定写入所述第一数据部分的位置的第一逻辑块地址范围,且所述方法进一步包括:
获得对所述第一逻辑块地址范围的锁定,其中所述锁定防止所述主机系统写入到所述第一逻辑块地址范围。
5.根据权利要求4所述的方法,其进一步包括:
响应于确定所述最终写入命令已经成功地发送到所述存储器组件,解除对所述第一逻辑块地址范围的所述锁定。
6.根据权利要求5所述的方法,其进一步包括:
从所述主机系统接收将第二数据部分写入到所述存储器组件的第二写入指令,其中所述第二写入指令包含第二逻辑块地址范围,且其中所述第二逻辑块地址范围与所述第一逻辑块地址范围重叠;
生成所述第二数据部分的第二多个写入命令;以及
将所述第二多个写入命令发送到所述存储器组件,其中所述第一多个写入指令和所述第二多个写入指令使所述存储器组件连续地将所有所述第一数据部分和少于所有的所述第二数据部分存储在所述第二逻辑块地址范围中的一或多个逻辑块地址中,其中所述一或多个逻辑块地址不与所述第一逻辑块地址范围重叠。
7.根据权利要求6所述的方法,其中所述第一写入指令是从在所述主机系统上执行的第一进程接收的,且其中所述第二写入指令是从在所述主机系统上执行的第二进程接收的。
8.一种非暂时性计算机可读存储媒体,其包括指令,所述指令在由处理装置执行时使所述处理装置进行以下操作:
从主机系统接收将第一数据部分写入到存储器组件的第一指令,其中所述第一指令是所述第一数据部分的原子写入,且其中所述第一数据部分的大小需要将多于一个写入命令发送到所述存储器组件;
响应于接收到所述第一指令,生成所述第一数据部分的第一多个写入命令,其中最终写入命令包含原子结束原子性指示符;
将所述第一多个写入命令发送到所述存储器组件;
累加对应于所述第一多个写入命令的多个转换表更新;以及
响应于确定所述最终写入命令已经成功地发送到所述存储器组件,利用所述多个转换表更新来更新一或多个转换表。
9.根据权利要求8所述的非暂时性计算机可读存储 媒体,其中所述一或多个转换表包含所述存储器组件中从逻辑块地址到物理地址的映射。
10.根据权利要求8所述的非暂时性计算机可读存储 媒体,其中每个写入命令包含原子性指示符。
11.根据权利要求8所述的非暂时性计算机可读存储 媒体,其中所述第一指令包含指定写入所述第一数据部分的位置的第一逻辑块地址范围,且所述非暂时性计算机可读媒体进一步包括:
获得对所述第一逻辑块地址范围的锁定,其中所述锁定防止所述主机系统写入到所述第一逻辑块地址范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980067747.X/1.html,转载请声明来源钻瓜专利网。