[发明专利]外围组件互连(PCI)背板连接性芯片上系统(SoC)在审
申请号: | 201980070121.4 | 申请日: | 2019-12-13 |
公开(公告)号: | CN112912863A | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | J·A·T·约内斯;S·伐文达拉扬;M·N·莫迪;K·V·A·伊斯拉埃尔·维贾伊本拉伊;B·D·科布;S·普拉萨德;G·R·舒尔茨;M·J·安布罗斯;J·塔库尔 | 申请(专利权)人: | 德州仪器公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F12/02 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 外围 组件 互连 pci 背板 连接 芯片 系统 soc | ||
1.一种集成电路,其包括:
互连通信总线;及
外围组件互连PCI多功能端点MFN-EP,其耦合到所述互连通信总线,每一MFN-EP包括:
输出地址转译单元ATU,其经配置以将所述集成电路内部的地址转译成PCI地址;及
至少一个PCI功能电路,其中所述至少一个PCI功能电路经配置以经由所述互连通信总线将通信路由到所述IC的其它MFN-EP中的一者,其中所述至少一个PCI功能电路包括经配置以将PCI地址转译成所述集成电路内部的地址的输入ATU。
2.根据权利要求1所述的集成电路,其进一步包括在所述MFN-EP外部且耦合到所述互连通信总线的PCI功能电路。
3.根据权利要求2所述的集成电路,其中在所述MFN-EP外部的所述PCI功能电路是加速器处理功能。
4.根据权利要求1所述的集成电路,其进一步包括耦合到所述互连通信总线的处理器。
5.根据权利要求4所述的集成电路,其中所述处理器经配置以执行使所述处理器通过将值写入到所述MFN-EP的所述输出ATU及所述MFN-EP的所述至少一个PCI功能电路的所述输入ATU来配置所述输出ATU及所述输入ATU的指令。
6.根据权利要求1所述的集成电路,其中每一MFN-EP中的所述至少一个PCI功能电路包括基地址寄存器BAR。
7.根据权利要求1所述的集成电路,其中所述集成电路包括4个MFN-EP。
8.根据权利要求1所述的集成电路,其中每一MFN-EP的所述输出ATU包括至少16个转译寄存器。
9.根据权利要求1所述的集成电路,其中所述MFN-EP各自经配置以与至少1GB范围的外部PCI地址空间通信。
10.一种在不同外围组件互连根联合体PCIRC之间通信的方法,所述方法包括:
由背板集成电路IC的处理器读取存储器区域配置定义,其中每一存储器区域配置定义识别存储器区域的大小、识别通信地耦合到所述背板IC的所述存储器区域所处的IC,及识别通信地耦合到所述背板IC的被允许存取所述存储器区域的另一IC,其中每一IC经通信地耦合到所述背板IC的不同多功能端点MFN-EP;
针对被允许存取所述存储器区域中的一者的每一IC,由所述处理器将所述存储器区域的所述大小写入于耦合到所述IC的所述MFN-EP的外围组件互连PCI功能电路的基地址寄存器BAR中;
针对存储器区域所处的每一IC,由所述处理器用所述背板IC本地的本地地址及受所述IC的PCIRC管理的地址配置耦合到所述IC的所述MFN-EP中的输出地址转译单元ATU的转译寄存器;及
针对被允许存取所述存储器区域中的一者的每一IC,由所述处理器用所述背板IC本地的本地地址配置耦合到所述IC的所述MFN-EP的所述PCI功能电路中的输入ATU的转译寄存器,其中所述输入ATU的所述转译寄存器经关联到所述MFN-EP的所述PCI功能电路的所述BAR。
11.根据权利要求10所述的方法,其进一步包括
针对被允许存取存储器区域的每一IC,由耦合到所述IC的所述MFN-EP接收受所述IC的PCIRC管理的PCI地址及将所述PCI地址配置到耦合到所述IC的所述MFN-EP的所述PCI功能电路的所述BAR中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德州仪器公司,未经德州仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980070121.4/1.html,转载请声明来源钻瓜专利网。