[发明专利]逻辑电路系统封装在审
申请号: | 201980079521.1 | 申请日: | 2019-10-25 |
公开(公告)号: | CN113168450A | 公开(公告)日: | 2021-07-23 |
发明(设计)人: | Q·B·韦弗;J·M·加德纳;D·N·奥尔森;A·D·斯图德 | 申请(专利权)人: | 惠普发展公司;有限责任合伙企业 |
主分类号: | G06F21/44 | 分类号: | G06F21/44;G06F21/60;G06F13/42;B41J2/175 |
代理公司: | 北京市汉坤律师事务所 11602 | 代理人: | 初媛媛;吴丽丽 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 逻辑电路 系统 封装 | ||
1.一种用于可更换打印设备部件的逻辑电路系统封装,所述逻辑电路系统封装包括用于与打印设备逻辑电路通信的接口以及至少一个逻辑电路,所述逻辑电路被配置为:
经由所述接口传输限制参数和计数阈值参数;
在所述部件连接到所述设备并且所述设备不气动地致动所述部件的情况下,经由所述接口接收读取传感器ID的初始请求;
响应于每个初始请求,经由所述接口传输静止状态数字值;
在所述部件连接到所述设备并且所述设备气动地致动所述部件的情况下,经由所述接口接收读取所述传感器ID的另外的请求;以及
响应于每个另外的请求,经由所述接口传输另外的数字值,
其中,合格计数是每个相应的另外的数字值与对应的静止状态数字值之间的差值大于所述限制参数的另外的数字值的计数,并且
其中,所述另外的数字值和所述计数阈值参数使得所述合格计数除以所传输的另外的数字值的总数并乘以预定比例因子后返回等于或大于所述计数阈值参数的值。
2.如权利要求1所述的逻辑电路系统封装,其中,所述阈值参数除以所述比例因子后在0.5至1之间。
3.如权利要求1或2所述的逻辑电路系统封装,其中,所述预定比例因子是等于10的n次方的值,n是大于且最接近所述阈值参数的值的任何正自然数。
4.如权利要求1至3中任一项所述的逻辑电路系统封装,其中,所述至少一个逻辑电路被配置为:
在所述部件连接到所述设备并且所述设备不气动地致动所述部件的情况下,经由所述接口接收读取传感器ID的附加请求;以及
响应于每个附加请求,经由所述接口传输附加数字值,
其中,非合格计数是每个相应的附加数字值与对应的静止状态数字值之间的差值小于或等于所述限制参数的附加数字值的计数,并且
其中,所述附加数字值和所述计数阈值参数使得所述非合格计数除以所传输的附加数字值的总数并乘以预定比例因子后返回等于或大于所述计数阈值参数的值。
5.如权利要求1至4中任一项所述的逻辑电路系统封装,其中,所述预定比例因子等于1000。
6.如权利要求1至5中任一项所述的逻辑电路系统封装,其中,所述至少一个逻辑电路包括存储所述限制参数和所述计数阈值参数的存储器。
7.如权利要求6所述的逻辑电路系统封装,其中,所述存储器存储包括所述限制参数和所述计数阈值参数的数字签名数据。
8.如权利要求1至7中任一项所述的逻辑电路系统封装,其中,所述至少一个逻辑电路被配置为:响应于对所述逻辑电路系统封装的第一默认地址的请求,传输所述限制参数和所述计数阈值参数,并且响应于对所述逻辑电路系统封装的第二默认地址和/或重新配置的地址的所述初始请求和所述另外的请求,传输所述静止状态数字值和所述另外的数字值。
9.如权利要求1至8中任一项所述的逻辑电路系统封装,其中,所述至少一个逻辑电路被配置为:
经由所述接口传输总和阈值参数,
其中,合格总和是每个相应的另外的数字值与对应的静止状态数字值之间的差值大于所述限制参数的另外的数字值的总和,并且
其中,所述另外的数字值和所述总和阈值参数使得所述合格总和乘以另外的预定比例因子返回后等于或大于所述总和阈值参数的值。
10.如权利要求9所述的逻辑电路系统封装,其中,所述至少一个逻辑电路包括存储所述限制参数和所述总和阈值参数的存储器。
11.如权利要求10所述的逻辑电路系统封装,其中,所述存储器存储包括所述限制参数和所述总和阈值参数的数字签名数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠普发展公司,有限责任合伙企业,未经惠普发展公司,有限责任合伙企业许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980079521.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:照明补偿与帧间预测的相互作用
- 下一篇:用于存储器阵列的泄漏补偿