[发明专利]包括电荷泵电路的半导体装置及其操作方法在审
申请号: | 202010026843.4 | 申请日: | 2020-01-10 |
公开(公告)号: | CN112117896A | 公开(公告)日: | 2020-12-22 |
发明(设计)人: | 金钟锡;李建辉 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H02M3/07 | 分类号: | H02M3/07;G11C5/14;G11C16/30 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 包括 电荷 电路 半导体 装置 及其 操作方法 | ||
1.一种半导体装置,该半导体装置包括:
电荷泵电路,该电荷泵电路用于通过根据第一主时钟和第二主时钟泵送输入电压来产生输出电压;
电压检测电路,该电压检测电路用于通过将所述输出电压和参考电压进行比较来产生比较信号;以及
驱动控制电路,该驱动控制电路用于在所述比较信号的激活时段期间根据第一外部时钟和第二外部时钟来产生所述第一主时钟和所述第二主时钟,同时控制转变顺序,使得所述第二主时钟在所述第一主时钟转变之后转变。
2.根据权利要求1所述的半导体装置,其中,在所述比较信号的激活时段期间,所述驱动控制电路控制:
所述第二主时钟在所述第一主时钟从逻辑低电平转变到逻辑高电平之后从逻辑低电平转变到逻辑高电平,以及
所述第二主时钟在所述第一主时钟从逻辑高电平转变到逻辑低电平之后从逻辑高电平转变到逻辑低电平。
3.根据权利要求1所述的半导体装置,其中,所述驱动控制电路控制:
所述第一主时钟和所述第二主时钟在所述比较信号的激活时段结束时保持它们的逻辑电平。
4.根据权利要求1所述的半导体装置,其中,所述驱动控制电路包括:
先前时钟存储电路,该先前时钟存储电路用于根据所述比较信号将所述第一主时钟和所述第二主时钟分别存储为第一初始时钟和第二初始时钟;
顺序确定电路,该顺序确定电路用于在所述比较信号的激活时段期间,通过基于所述第一初始时钟和所述第二初始时钟确定所述第一外部时钟和所述第二外部时钟的转变顺序是否满足条件来产生输出使能信号;以及
输出控制电路,该输出控制电路用于通过根据所述输出使能信号锁存所述第一外部时钟和所述第二外部时钟来输出所述第一主时钟和所述第二主时钟。
5.根据权利要求4所述的半导体装置,其中,所述先前时钟存储电路包括:
第一储存器,该第一储存器用于存储所述第一主时钟,以在所述比较信号的激活时段结束时输出所述第一初始时钟;以及
第二储存器,该第二储存器用于存储所述第二主时钟,以在所述比较信号的激活时段结束时输出所述第二初始时钟。
6.根据权利要求4所述的半导体装置,其中,所述顺序确定电路包括:
逻辑解码器,该逻辑解码器用于通过对所述第一初始时钟和所述第二初始时钟的逻辑电平进行解码来产生选择信号;
选择器,该选择器用于根据所述选择信号,选择所述第一外部时钟和所述第一外部时钟的反相信号中的一个以输出第一顺序选择信号,并且选择所述第二外部时钟和所述第二外部时钟的反相信号中的一个以输出第二顺序选择信号;以及
使能信号发生器,该使能信号发生器用于根据所述比较信号、所述第一顺序选择信号和所述第二顺序选择信号来产生所述输出使能信号。
7.根据权利要求6所述的半导体装置,其中,所述使能信号发生器:
在所述比较信号的激活时段期间,响应于所述第一顺序选择信号和所述第二顺序选择信号而激活所述输出使能信号;并且
在所述比较信号的激活时段结束时停用所述输出使能信号。
8.根据权利要求7所述的半导体装置,其中,所述使能信号发生器包括:
置位信号发生器,该置位信号发生器用于在所述比较信号的激活时段期间响应于所述第一顺序选择信号和所述第二顺序选择信号而产生置位信号;以及
置位/复位SR锁存器,该SR锁存器用于输出响应于所述置位信号而激活并且响应于所述比较信号的反相信号而停用的所述输出使能信号。
9.根据权利要求4所述的半导体装置,其中,所述输出控制电路包括:
第一锁存器,该第一锁存器用于根据所述输出使能信号而锁存所述第一外部时钟以输出所述第一主时钟;以及
第二锁存器,该第二锁存器用于根据所述输出使能信号而锁存所述第二外部时钟以输出所述第二主时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010026843.4/1.html,转载请声明来源钻瓜专利网。