[发明专利]一种7T2C结构栅极驱动电路的驱动方法有效
申请号: | 202010038294.2 | 申请日: | 2020-01-14 |
公开(公告)号: | CN111048032B | 公开(公告)日: | 2023-01-24 |
发明(设计)人: | 杨硕;谭倩;王瑞生 | 申请(专利权)人: | 信利(仁寿)高端显示科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 刘爱珍 |
地址: | 620500 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 t2c 结构 栅极 驱动 电路 方法 | ||
1.一种7T2C结构栅极驱动电路的驱动方法,其特征在于,所述栅极驱动电路包括输入模块10、输出模块13和下拉模块14;
所述输入模块10的输入端分别与输入控制端STV、复位控制端RST、第一输入信号端BW、和第二输入信号端FW连接;
所述输出模块13与输出端GOUT连接,用于输出驱动信号GOUT;
在一图像帧内,所述驱动方法包括:
在显示区间,所述第一输入信号端BW的信号保持高电平,所述第二输入信号端FW的信号保持低电平;
在Blanking区间,将所述第一输入信号端BW的信号调整为低电平,将所述第二输入信号端FW的信号调整为高电平;或者将所述第一输入信号端BW的信号调整为低电平和高电平的交替信号,将所述第二输入信号端FW的信号调整为高电平和低电平的交替信号。
2.根据权利要求1所述的驱动方法,其特征在于,
所述输入模块10的输出端连接第一节点P,所述输入模块10包括上拉模块11和复位模块12;
所述上拉模块11,用于在输入控制端STV所接信号的控制下,对第一输入信号端BW所输入的信号进行输出;
所述复位模块12,用于在复位控制端RST所接信号的控制下,对第二输入信号端FW所输入的信号进行输出;
所述输出模块13,用于在第一节点P的控制下在输出端输出驱动信号GOUT。
3.根据权利要求1所述的驱动方法,其特征在于,在Blanking区间,将所述第一输入信号端BW的信号调整为低电平,将所述第二输入信号端FW的信号调整为高电平。
4.根据权利要求1所述的驱动方法,其特征在于,在Blanking区间,将所述第一输入信号端BW的信号调整为低电平和高电平的交替信号,将所述第二输入信号端FW的信号调整为高电平和低电平的交替信号;在同一时间,所述第一输入信号端BW与第二输入信号端FW的信号相反。
5.根据权利要求2所述的驱动方法,其特征在于,所述上拉模块11包括第二晶体管M2,所述第二晶体管M2的控制端连接输入控制端STV,所述第二晶体管M2的第一端连接第一输入信号端BW,所述第二晶体管M2的第二端连接第一节点P;
所述复位模块12包括第一晶体管M1,所述第一晶体管M1的控制端连接复位控制端RST,所述第一晶体管M1的第一端连接第二输入信号端FW,所述第一晶体管M1的第二端连接第一节点P。
6.根据权利要求4所述的驱动方法,其特征在于,所述输出模块13包括第七晶体管M7和第一电容C1,所述栅极驱动电路包括第一时钟信号端CLK1;
所述第七晶体管M7的控制端连接第一节点P,所述第七晶体管M7的第一端连接第一时钟信号端CLK1,所述第七晶体管M7的第二端连接输出端;
所述第一电容C1连接在第一节点P和输出端之间。
7.根据权利要求5所述的驱动方法,其特征在于,所述复位模块12包括第六晶体管M6,所述栅极驱动电路包括第二时钟信号端CLK2、低电平端VGL;
所述第六晶体管M6在第二时钟信号端CLK2的控制下,通过低电平端VGL的低电平信号将输出端的电位拉低。
8.根据权利要求5所述的驱动方法,其特征在于,所述栅极驱动电路还包括降噪模块15。
9.根据权利要求8所述的驱动方法,其特征在于,所述降噪模块15包括第三晶体管M3、第四晶体管M4、第五晶体管M5、第二电容C2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信利(仁寿)高端显示科技有限公司,未经信利(仁寿)高端显示科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010038294.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种稠环化合物及其制备方法和应用
- 下一篇:一种复合微生物有机肥生产装置