[发明专利]高速串行链路的低延迟前向纠错在审
申请号: | 202010041735.4 | 申请日: | 2020-01-15 |
公开(公告)号: | CN111585694A | 公开(公告)日: | 2020-08-25 |
发明(设计)人: | D·达斯夏尔马 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 串行 延迟 纠错 | ||
1.一种装置,包括:
用于发送数据的端口;以及
耦合到所述端口的链路,所述端口在准备跨所述链路发送数据块时用于:
确定要跨所述链路发送的数据的突发;
基于所述数据的突发的大小,确定用于前向纠错的多个纠错码字;
交织所述多个纠错码字中的每一个,以与所述数据的突发的连续符号相对应;以及
跨所述链路发送包括交织的多个纠错码的所述数据的突发。
2.根据权利要求1所述的装置,其中,所述端口用于:
通过确定所述数据的突发将利用的多个连续符号,基于所述数据的突发的大小来确定多个纠错码;以及针对所述数据的突发的连续符号中的每一个标识多个纠错码字。
3.根据权利要求1所述的装置,其中,所述端口用于:
将数据的突发分成符号的子集;
确定形成所述符号的子集的多个连续符号,所述符号的子集跨越形成所述数据的突发的全部数量的位;以及
基于所述多个连续符号来确定多个纠错码字。
4.根据权利要求3所述的装置,其中,来自所述多个纠错码字的一个纠错码字对应于来自所述多个连续符号的一个符号。
5.根据权利要求1所述的装置,其中,所述端口用于:
确定所述链路的带宽利用率;
使用所述带宽利用率来确定用于前向纠错的纠错码的长度;
利用所述纠错码的长度编码物理层令牌;以及
跨所述链路的每个通道发送所述物理层令牌。
6.根据权利要求5所述的装置,其中,所述物理层令牌作为先前的前向纠错块的最后一个双字被发送。
7.一种方法,包括:
确定要跨链路发送的数据的突发的大小;
基于所述数据的突发的大小,确定用于前向纠错的多个纠错码字;
交织所述多个纠错码字中的每一个,以与所述数据的突发的连续符号相对应;以及
跨所述链路发送包括交织的多个纠错码的所述数据的突发。
8.根据权利要求7所述的方法,还包括:
通过确定所述数据的突发将利用的多个连续符号,基于所述数据的突发的大小来确定多个纠错码;以及针对所述数据的突发的连续符号中的每一个标识多个纠错码字。
9.根据权利要求7所述的方法,还包括:
将数据的突发分成符号的子集;
确定形成所述符号的子集的多个连续符号,所述符号的子集跨越形成所述数据的突发的全部数量的位;以及
基于所述多个连续符号来确定多个纠错码字。
10.根据权利要求9所述的方法,其中,来自所述多个纠错码字的一个纠错码字对应于来自所述多个连续符号的一个符号。
11.根据权利要求7所述的方法,还包括:
确定所述链路的带宽利用率;
使用所述带宽利用率来确定用于前向纠错的纠错码的长度;
利用所述纠错码的长度编码物理层令牌;以及
跨所述链路的每个通道发送所述物理层令牌。
12.根据权利要求11所述的方法,其中,所述物理层令牌作为先前的前向纠错块的最后一个双字被发送。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010041735.4/1.html,转载请声明来源钻瓜专利网。