[发明专利]数字化装置双冗余SV采样的方法及智能变电站保护装置有效
申请号: | 202010073500.3 | 申请日: | 2020-01-22 |
公开(公告)号: | CN111277374B | 公开(公告)日: | 2022-12-16 |
发明(设计)人: | 孙博;袁海涛;肖远清;胡炯;陈秋荣;徐万方 | 申请(专利权)人: | 北京四方继保工程技术有限公司;北京四方继保自动化股份有限公司 |
主分类号: | H04L1/22 | 分类号: | H04L1/22;H04L69/22;H02J13/00 |
代理公司: | 北京智绘未来专利代理事务所(普通合伙) 11689 | 代理人: | 赵卿 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字化 装置 冗余 sv 采样 方法 智能 变电站 保护装置 | ||
1.一种数字化装置双冗余SV采样的方法,装置内部所有CPU模块和所有SV模块都通过装置内部以太网连接,其特征在于:
所述方法包括以下步骤:
步骤S101,对于装置需订阅的SV报文,使用主FPGA模块接收SV报文,将SV报文硬件拷贝为2份,其中一份SV报文发送给从FPGA模块;
步骤S102,主FPGA模块将解析处理后的SV报文发送至第一SV模块,从FPGA模块将解析处理后的SV报文发送至第二SV模块,其中第一SV模块和第二SV模块是一组互为冗余且相互独立的2个SV模块;
步骤S103,第一SV模块将处理后得到的采样数据发送至第一CPU模块,第二SV模块将处理后得到的采样数据发送至第二CPU模块,第一CPU模块仅从第一SV模块接收采样数据,第二CPU模块仅从第二SV模块接收采样数据,其中第一CPU模块和第二CPU模块是2个相互独立的CPU模块,进行后续的数据分析和/或逻辑处理;
所述装置为需要数字化采样的保护装置。
2.根据权利要求1所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S101,在主FPGA模块从PHY芯片接收到SV报文后,在MAC之前,直接将SV报文进行拷贝,并通过芯片IO直连从FPGA模块,由从FPGA模块将IO转接到MAC上,主FPGA模块和从FPGA模块后续使用相同的方式对SV报文进行处理。
3.根据权利要求2所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S101,主FPGA模块和从FPGA模块对SV报文的处理包括以下的至少一种:校验、分发、过滤、防风暴。
4.根据权利要求1所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S102,互为冗余且相互独立的第一SV模块和第二SV模块各自连接主FPGA模块和从FPGA模块的其中一个,对于经主FPGA模块和从FPGA模块处理后的SV报文,通过总线接口传递给每个FPGA模块对应的SV模块。
5.根据权利要求1所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S102,对于每个订阅的SV数据集,均使用2个一组互为冗余且相互独立的SV模块接收处理,2个SV模块使用相同的逻辑、相同的配置、订阅相同的SV数据集,将接收到的SV报文进行解析处理,生成采样数据;
对于步骤S103,装置的所有SV模块全部连接装置内部以太网,将每个SV模块处理后的采样数据通过内部以太网发送给对应的CPU模块。
6.根据权利要求1所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S103,所述装置共有2个相互独立的CPU模块,使用相同的逻辑、相同的配置;
两个CPU模块都连接装置的内部以太网,从中接收装置中对应SV模块发送的采样数据。
7.根据权利要求1所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S103,第一CPU模块只使用每组SV模块中第一SV模块的采样数据,对于双AD冗余采样的数据,只使用第一AD的采样结果进行逻辑判定和相应功能的实现,第二AD的数据只用于双AD校验;
第二CPU模块只使用每组SV模块中第二SV模块的采样数据,对于双AD冗余采样的数据,只使用第二AD的采样结果进行逻辑判定和相应功能的实现,第一AD的数据只用于双AD校验。
8.根据权利要求1-7中任一项所述的一种数字化装置双冗余SV采样的方法,其特征在于:
对于步骤S101,一个装置内可配置一组或多组SV模块,每一组SV模块可订阅多个SV数据集,每组SV模块中均包含2个互为冗余且相互独立的SV模块,并对应配置一主一从2个FPGA模块。
9.一种具有双冗余SV采样设计的智能变电站保护装置,包括:主FPGA模块,从FPGA模块,SV模块组,内部以太网,CPU模块组,其特征在于:
主FPGA模块用于接收外部SV报文,将SV报文硬件拷贝为2份;从FPGA模块与主FPGA模块相连接,用于接收主FPGA模块硬件拷贝的SV报文;
SV模块组包括第一SV模块和第二SV模块,第一SV模块与主FPGA相连接,用于接收主FPGA模块解析处理后的SV报文,第二SV模块与从FPGA相连接,用于接收从FPGA模块解析处理后的SV报文,第一和第二SV模块是一组互为冗余且相互独立的2个SV模块,均与装置内部以太网相连接;
CPU模块组包括第一CPU模块和第二CPU模块,第一和第二CPU模块均与装置内部以太网相连接,第一SV模块将处理后得到的采样数据发送至第一CPU模块,第一CPU模块只使用每组SV模块中第一SV模块的采样数据,第二SV模块将处理后得到的采样数据发送至第二CPU模块,第二CPU模块只使用每组SV模块中第二SV模块的采样数据;第一CPU模块和第二CPU模块是2个相互独立的CPU模块,进行后续的数据分析和/或逻辑处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京四方继保工程技术有限公司;北京四方继保自动化股份有限公司,未经北京四方继保工程技术有限公司;北京四方继保自动化股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010073500.3/1.html,转载请声明来源钻瓜专利网。