[发明专利]像素电路、像素驱动方法和显示装置有效
申请号: | 202010098794.5 | 申请日: | 2020-02-18 |
公开(公告)号: | CN111179835B | 公开(公告)日: | 2021-05-25 |
发明(设计)人: | 许志财;刘国政;冯彬峰;陆旭 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;张博 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 驱动 方法 显示装置 | ||
1.一种像素电路,其特征在于,包括数据控制电路、电压控制电路、驱动电路和发光元件,其中,
所述数据控制电路用于根据数据线上的数据电压控制数据控制节点的电位;
所述电压控制电路分别与所述数据控制节点、电压控制节点和电压控制端电连接,用于根据所述数据控制节点的电位和所述电压控制端的电位,控制所述电压控制节点的电位;
所述驱动电路的控制端与所述电压控制节点电连接,用于根据所述电压控制节点的电位,控制驱动所述发光元件的驱动电流的大小;
所述电压控制电路包括第一电阻、第二电阻、第一控制晶体管和第二控制晶体管;
所述第一电阻的第一端与所述电压控制端电连接,所述第一电阻的第二端与所述第一控制晶体管的第一极电连接;
所述第一控制晶体管的控制极与所述数据控制节点电连接,所述第一控制晶体管的第二极与所述第二电阻的第一端电连接;
所述第二控制晶体管的控制极与所述电压控制节点电连接,所述第二控制晶体管的第一极与所述第一控制晶体管的第一极电连接,所述第二控制晶体管的第二极与所述第一控制晶体管的第二极电连接;
所述第二电阻的第二端与基准控制电压端电连接。
2.如权利要求1所述的像素电路,其特征在于,所述第一控制晶体管和所述第二控制晶体管都为p型晶体管;或者,所述第一控制晶体管和所述第二控制晶体管都为n型晶体管。
3.如权利要求1或2所述的像素电路,其特征在于,所述像素电路还包括数据写入电路和储能电路,其中,
所述储能电路的第一端与所述数据控制节点电连接;
所述数据写入电路用于在栅线提供的栅极驱动信号的控制下,将数据线上的数据电压写入所述储能电路的第二端。
4.如权利要求3所述的像素电路,其特征在于,所述像素电路还包括初始化电路、补偿控制电路和发光控制电路;
所述驱动电路的第一端与电源电压端电连接;
所述初始化电路用于在初始化控制端提供的初始化控制信号的控制下,控制电源电压端与所述储能电路的第二端之间连通,并控制初始化电压端与所述储能电路的第一端之间连通;
所述补偿控制电路用于在所述栅极驱动信号的控制下,控制所述数据控制节点与所述驱动电路的第二端之间连通;
所述发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制驱动电路的第二端与所述发光元件之间连通,并控制参考电压端与所述储能电路的第二端之间连通。
5.如权利要求3所述的像素电路,其特征在于,所述数据写入电路包括数据写入晶体管,所述储能电路包括存储电容;
所述数据写入晶体管的控制极与所述栅线电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述存储电容的第二端电连接;
所述存储电容的第一端为所述储能电路的第一端,所述存储电容的第二端为所述储能电路的第二端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010098794.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种积水排除器
- 下一篇:一种梯级保压含瓦斯煤围压SHPB实验密封装置及方法