[发明专利]像素电路、显示面板及改善显示面板低灰阶均匀性的方法在审
申请号: | 202010107884.6 | 申请日: | 2020-02-21 |
公开(公告)号: | CN111179838A | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | 周帅;薛炎;韩佰祥 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 李新干 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 显示 面板 改善 低灰阶 均匀 方法 | ||
1.一种像素电路,其特征在于,包括:
第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一节点,所述第一薄膜晶体管的漏极接入电源电压,所述第一薄膜晶体管的源极为驱动信号输出端;
第二薄膜晶体管,所述第二薄膜晶体管的栅极连接写入信号线,所述第二薄膜晶体管的漏极连接数据信号线,所述第二薄膜晶体管的源极连接第二节点;以及
电阻线,连接于所述第一节点和所述第二节点之间。
2.根据权利要求1所述的像素电路,其特征在于,还包括:
寄生电容,所述寄生电容的第一端连接所述写入信号线,所述寄生电容的第二端连接所述第二节点;
存储电容,所述存储电容的第一端连接所述第一节点,所述存储电容的第二端连接第三节点;以及
发光元件,所述发光元件的阳极连接所述第三节点,所述发光元件的阴极连接电路公共接地端电压。
3.根据权利要求2所述的像素电路,其特征在于,还包括
第三薄膜晶体管,所述第三薄膜晶体管的栅极连接所述写入信号线,所述第三薄膜晶体管的源极连接所述第三节点,所述第三薄膜晶体管的漏极连接监控信号线。
4.根据权利要求1所述的像素电路,其特征在于,
所述电阻线的电阻值的计算公式为R=ρl/s,其中,R为电阻值,ρ电阻率,s为所述电阻线的横截面积。
5.根据权利要求1所述的像素电路,其特征在于,
所述第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管中的任一种。
6.根据权利要求1所述的像素电路,其特征在于,
所述电阻线的电阻值为900~1200kΩ。
7.一种显示面板,包括如权利要求1-6任一项所述的像素电路,所述显示面板显示时的低灰阶均匀性与所述电阻线的电阻值成正比。
8.一种改善显示面板低灰阶均匀性的方法,其特征在于,
提供如权利要求7所述的显示面板;
向所述写入信号线输入低电平信号,所述写入信号线的写入信号被关闭,所述第二薄膜晶体管的源极电压下降,所述存储电容对所述第二薄膜晶体管的源极进行放电处理。
9.根据权利要求8所述的改善显示面板低灰阶均匀性的方法,其特征在于,
当所述第二薄膜晶体管的源极进行放电处理时,所述电阻线会产生瞬时电流,所述电阻线的电阻值增大,所述电阻线的分压增大,所述存储电容的放电速度减慢,所述第一节点的电压减小幅度变小。
10.根据权利要求8所述的改善显示面板低灰阶均匀性的方法,其特征在于,
当所述第一节点的电压减小幅度变小时,所述第一节点与所述第三节点之间的电压保持稳定,通过发光元件的电流保持稳定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010107884.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:像素结构及像素电路
- 下一篇:城市隧道非爆开挖方法