[发明专利]一种数据处理方法和装置有效
申请号: | 202010113372.0 | 申请日: | 2020-02-24 |
公开(公告)号: | CN113300809B | 公开(公告)日: | 2022-08-16 |
发明(设计)人: | 李晓婷 | 申请(专利权)人: | 大唐移动通信设备有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 莎日娜 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数据处理 方法 装置 | ||
本发明实施例提供了一种数据处理方法和装置,其中的方法包括:对待处理数据进行分流输入至少两路低密度奇偶校验LDPC译码核,以通过所述至少两路LDPC译码核输出至少两路译码数据流;将所述至少两路译码数据流分别存储在缓存区中,其中,每一路译码数据流对应一个缓存区;在所述缓存区均为非空时,从所述缓存区中分别读取至少两路译码数据流;对所述至少两路译码数据流进行拼接并去除译码数据流中的空字符,得到处理后的一路目标数据流。本发明实施例可以对至少两路译码数据流进行处理,并将多路数据流拼接为一路目标数据流,提高数据处理速度。
技术领域
本发明涉及通信技术领域,尤其涉及一种数据处理方法和装置。
背景技术
在5G(5th Generation,第五代系统)协议中,LDPC(Low-density Parity-check,低密度奇偶校验)对数据进行译码后,需要将译码输出的CB(Code Block,码块)数据流拼接成TB(Transport Block,传输块)数据流,并对所述CB数据流和TB数据流进行CRC(CyclicRedundancy Check,循环冗余检验码)校验,以保证数据流的正确性。
目前,通常采用一路LDPC对数据进行译码处理,极大的限制了输出CB数据流的速度,进一步限制了CB数据流拼接成TB数据流的速度,导致对CB数据流和TB数据流进行CRC校验的效率低下。
发明内容
本发明实施例提供一种数据处理方法和装置,可以提高CB数据流拼接成TB数据流的速度,减少处理时延,进而可以提高对CB数据流和TB数据流进行CRC校验的效率。
本发明实施例提供了一种数据处理方法,所述方法包括:
对待处理数据进行分流输入至少两路低密度奇偶校验LDPC译码核,以通过所述至少两路LDPC译码核输出至少两路译码数据流;
将所述至少两路译码数据流分别存储在缓存区中,其中,每一路译码数据流对应一个缓存区;
在所述缓存区均为非空时,从所述缓存区中分别读取至少两路译码数据流;
对所述至少两路译码数据流进行拼接并去除译码数据流中的空字符,得到处理后的一路目标数据流。
本发明实施例提供了一种数据处理装置,所述装置包括:
输入模块,用于对待处理数据进行分流输入至少两路低密度奇偶校验LDPC译码核,以通过所述至少两路LDPC译码核输出至少两路译码数据流;
存储模块,用于将所述至少两路译码数据流分别存储在缓存区中,其中,每一路译码数据流对应一个缓存区;
读取模块,用于在所述缓存区均为非空时,从所述缓存区中分别读取至少两路译码数据流;
拼接模块,用于对所述至少两路译码数据流进行拼接并去除译码数据流中的空字符,得到处理后的一路目标数据流。
本发明实施例包括以下优点:
本发明实施例通过至少两路LDPC译码核对待处理数据进行译码处理,并输出至少两路译码数据流,分别存储所述两路译码数据流,在所述缓存区均为非空时,从所述缓存区中分别读取所述译码数据流,并对所述至少两路译码数据流进行拼接和去除译码数据流中的空字符的操作,将至少两路译码数据流拼接处理为一路目标数据流。因此,本发明实施例,能够对输出的至少两路数据流,以流水处理的方式进行拼接和处理,以得到一路目标数据流,提高输出CB数据流的速度,提高CB数据流拼接成TB数据流的速度,以此可以提高对CB数据流和TB数据流进行CRC校验的效率。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐移动通信设备有限公司,未经大唐移动通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010113372.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:产品回收设备
- 下一篇:一种飞行时间测量方法和飞行时间传感器