[发明专利]一种提高电源电压检测精准度的版图连接方法有效
申请号: | 202010121068.0 | 申请日: | 2020-02-26 |
公开(公告)号: | CN113311211B | 公开(公告)日: | 2023-05-30 |
发明(设计)人: | 袁莹莹 | 申请(专利权)人: | 圣邦微电子(北京)股份有限公司 |
主分类号: | G01R19/00 | 分类号: | G01R19/00;G01R31/40;G01R1/04 |
代理公司: | 北京海虹嘉诚知识产权代理有限公司 11129 | 代理人: | 吴小灿 |
地址: | 100089 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 提高 电源 电压 检测 精准 版图 连接 方法 | ||
一种提高电源电压检测精准度的版图连接方法,通过对在电源电压检测电路版图中被忽略的连线电阻,进行电源电压端Vdd外部入口的并列配置,和/或,进行接地端Vss外部入口的并列配置,能够避免因为比较器CMP翻转时的翻转电流在连线电阻上产生压降而造成的错误检测,从而有利于保证对电源电压Vdd的精准检测。
技术领域
本发明涉及用于芯片电源电压检测的版图连接技术,特别是一种提高电源电压检测精准度的版图连接方法,通过对在电源电压检测电路版图中被忽略的连线电阻,进行电源电压端Vdd外部入口的并列配置,和/或,进行接地端Vss外部入口的并列配置,能够避免因为比较器CMP翻转时的翻转电流在连线电阻上产生压降而造成的错误检测,从而有利于保证对电源电压Vdd的精准检测。
背景技术
一般精准检测电源电压的电路如图1所示,电源电压Vdd通过分压电阻R1和R2的分压,接到精准比较器CMP的正向输入端(+),电压为Vdd*(R2/(R1+R2)),精准电压基准Vref接到精准比较器CMP的负向输入端(-)。当电源电压Vdd达到Vref*(1+R1/R2)时,输出电压Vout发生变化,实现了对电源电压Vdd的精准检测。但是,图1所示的精准检测电源电压电路只是一个电路原理示意图,并不是对应版图的实际连线状况。在版图实际连线设计中通常会忽略连线电阻及其影响。本发明人在实际工作中发现,与图1相对应的版图实际连线状况是图2和图3所示的情形。图2是以图1为基础的现有技术中版图源端内部连线电路结构示意图。图3是以图1为基础的现有技术中版图地端内部连线电路结构示意图。如图2所示,版图中,电源电压Vdd到内部电路之间会有一定的连线电阻Rvdd。当电源电压Vdd上升到接近Vref*(1+R1/R2)时,比较器CMP正向输入端(+)电压接近Vref,此时比较器CMP准备将输出电压Vout从0V变到Vdd,这个过程比较器CMP的电流由静态电流增大到翻转电流Icmp(此比较器CMP后也经常接一些具有驱动能力的反相器等电路,Icmp电流会更大),而Rvdd的存在,会在电阻上产生压降Rvdd*(Ir1+Icmp)(一般Icmp远远大于分压电阻R1中的电流Ir1,之后忽略Ir1)。内部电路的电源电压Vdd2为Vdd-Rvdd*Icmp,Vdd2并不等于Vdd了,从而错误地检测了电源电压Vdd。随电源电压上升,Icmp变大,Rvdd的两端电压也跟着变大,结果是Rvdd,R1,R2,Vref和比较器CMP形成的负反馈,使得Vdd2电压维持在Vref*(1+R1/R2)。直到电源电压Vdd上升到足以提供最大翻转电流Icmp_max时,比较器CMP输出电压Vout从0V变到Vdd,比较器电流恢复到静态电流,完成电源电压Vdd的检测。但此时检测的电源电压并不是原始设计的Vref*(1+R1/R2),而是多了Rvdd*Icmp_max的电压。比如Rvdd=100ohm,Ivdd_max=1mA,即多了100mV的电压。如图3所示,同样的,版图中的接地电压Vss到内部电路之间同样有一定的连线电阻Rvss。当电源电压Vdd接近Vref*(1+R1/R2)时,比较器CMP的电流由静态电流增大到翻转电流Icmp,同样会在Rvss上产生压降Rvss*Icmp,内部电路地电压Vss2不等于Vss了,会有Rvss*Icmp_max的误差。本发明人认为,如果对在电源电压检测电路版图中被忽略的连线电阻,进行电源电压端Vdd外部入口的并列配置,和/或,进行接地端Vss外部入口的并列配置,则能够避免因为比较器CMP翻转时的翻转电流在电线电阻上产生压降而造成的错误检测,从而有利于保证对电源电压Vdd的精准检测。有鉴于此,本发明人完成了本发明。
发明内容
本发明针对现有技术中存在的缺陷或不足,提供一种提高电源电压检测精准度的版图连接方法,通过对在电源电压检测电路版图中被忽略的连线电阻,进行电源电压端Vdd外部入口的并列配置,和/或,进行接地端Vss外部入口的并列配置,能够避免因为比较器CMP翻转时的翻转电流在连线电阻上产生压降而造成的错误检测,从而有利于保证对电源电压Vdd的精准检测。
本发明的技术方案如下:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于圣邦微电子(北京)股份有限公司,未经圣邦微电子(北京)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010121068.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种推送频道页面的方法和装置
- 下一篇:带折叠容纳装置