[发明专利]亚稳态检测电路有效
申请号: | 202010136969.7 | 申请日: | 2020-03-02 |
公开(公告)号: | CN111262562B | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 何卫锋;林初雄;孙亚男;裴秉玺;毛志刚 | 申请(专利权)人: | 上海交通大学 |
主分类号: | H03K5/26 | 分类号: | H03K5/26 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 曹廷廷 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 亚稳态 检测 电路 | ||
1.一种亚稳态检测电路,其特征在于,包括:第一同步器、第二同步器、窗口产生电路、时钟振荡器和异或门装置;
所述时钟振荡器产生第一时钟信号;
所述窗口产生电路用于延迟所述第一时钟信号,以及用于产生第二时钟信号;
所述第一同步器用于接收输入信号并对输入信号进行同步,以及用于检测所述输入信号是否在所述第二时钟信号的检测窗口内翻转并向后级输出第一输出信号;
所述第二同步器用于接收输入信号并对输入信号进行同步,以及用于检测所述输入信号是否在所述第一时钟信号的检测窗口内翻转,并向后级输出第二输出信号;
所述异或门装置的输入端接收所述第一输出信号和所述第二输出信号并输出第三输出信号,通过所述第三输出信号判断所述输入信号是否导致所述第一同步器或者所述第二同步器发生亚稳态;
所述第一同步器由多个触发器串联形成,首触发器的输入端连接输入信号,末触发器的输出端输出第一输出信号,并且所述第一输出信号连接异或门装置的第一输入端;
所述第二同步器由多个触发器串联形成,首触发器的输入端连接输入信号,末触发器的输出端输出第二输出信号,并且所述第二输出信号连接异或门装置的第二输入端;
所述第二时钟信号连接所述第一同步器的首触发器的时钟端,所述第一时钟信号还连接第二同步器的所有触发器的时钟端以及所述第一同步器的剩余的触发器的时钟端。
2.如权利要求1所述的亚稳态检测电路,其特征在于,所述第一同步器的触发器的数量和所述第二同步器的触发器的数量相同。
3.如权利要求2所述的亚稳态检测电路,其特征在于,所述第一同步器包括:第一触发器和第二触发器,所述第一触发器的输入端连接输入信号,所述第一触发器的时钟端连接第二时钟信号,所述第二触发器连接的输入端连接所述第一触发器的输出端,所述第二触发器的时钟端连接所述第一时钟信号。
4.如权利要求3所述的亚稳态检测电路,其特征在于,所述第二同步器包括:第三触发器和第四触发器,所述第三触发器的输入端连接输入信号,所述第三触发器的时钟端连接第一时钟信号,所述第四触发器的输入端连接所述第三触发器的输出端,所述第四触发器的时钟端连接所述第一时钟信号,所述第四触发器的输出端输出输出信号。
5.如权利要求1所述的亚稳态检测电路,其特征在于,所述窗口产生电路包括多个延迟装置和一个选择装置,多个所述延迟装置连接所述第一时钟信号并对所述第一时钟信号进行不同时间段的延迟,所述选择装置选择一个延迟后的时钟信号作为第二时钟信号。
6.如权利要求1所述的亚稳态检测电路,其特征在于,所述异或门装置的第三输出信号为1时,表示所述输入信号将导致第一同步器或者第二同步器发生亚稳态,第一输出信号或者第二输出信号可能为亚稳态或者亚稳态导致的错误值,所述异或门装置的第三输出信号为0,表示所述输入信号不会导致第一输出信号或者第二输出信号为亚稳态。
7.如权利要求1所述的亚稳态检测电路,其特征在于,所述检测窗口通过所述第一时钟信号或所述第二时钟信号的工作电压和工作频率进行计算。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010136969.7/1.html,转载请声明来源钻瓜专利网。