[发明专利]像素驱动电路及其驱动方法、显示面板在审
申请号: | 202010146591.9 | 申请日: | 2020-03-05 |
公开(公告)号: | CN111210767A | 公开(公告)日: | 2020-05-29 |
发明(设计)人: | 薛炎 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3233 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 杨艇要 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 及其 方法 显示 面板 | ||
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括第一数据输入模块、第二数据输入模块、显示驱动模块和发光模块;
所述第一数据输入模块用于将第一数据信号耦合到第一节点;
所述第二数据输入模块用于将第二数据信号耦合到所述第一节点;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和所述第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制,并用于传输电源信号至第二节点;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地,用于在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端接地。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与第一节点相连,所述第一晶体管的第二极接入第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端与所述第二节点相连。
4.根据权利要求2或3所述的像素驱动电路,其特征在于,所述第二数据输入模块包括:
第二晶体管,所述第二晶体管的第一极与第三节点相连,所述第二晶体管的第二极接入第二数据信号,所述第二晶体管的栅极接入第二扫描信号;
第二存储电容,所述第二存储电容的一端与所述第三节点相连,所述第二存储电容的另一端与所述第一节点相连。
5.根据权利要求2或3所述的像素驱动电路,其特征在于,所述驱动晶体管的第一极接入电源信号,所述驱动晶体管的第二极与所述第二节点相连,所述驱动晶体管的栅极与所述第一节点相连。
6.一种像素驱动电路的驱动方法,其特征在于,包括:
提供像素驱动电路,所述像素驱动电路包括第一数据输入模块、第二数据输入模块,显示驱动模块和发光模块;
所述显示驱动模块包括驱动晶体管,所述驱动晶体管由所述第一数据信号和第二数据信号耦合至所述第一节点时在所述第一节点产生的电位进行控制;
所述发光模块包括发光元件,所述发光元件的阳极连接所述第二节点,所述发光元件的阴极接地;
所述驱动方法在一帧图像的显示周期内包括:
所述第一数据输入模块将所述第一数据信号耦合到所述第一节点;
所述第二数据输入模块将所述第二数据信号耦合到所述第一节点;
所述显示驱动模块将所述电源信号传输至所述第二节点;
所述发光模块在耦合至所述第二节点的电源信号的控制下产生工作电流并据此进行发光。
7.根据权利要求6所述的驱动方法,其特征在于,所述第一数据输入模块包括:
第一晶体管,所述第一晶体管的第一极与所述第一节点相连,所述第一晶体管的第二极接入所述第一数据信号,所述第一晶体管的栅极接入第一扫描信号;
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端接地;
或者,
第一存储电容,所述第一存储电容的一端与所述第一节点相连,所述第一存储电容的另一端与所述第二节点相连;
其中,所述驱动方法包括:
在第一预设时长前,所述第一晶体管接入所述第一扫描信号的第一高电位,所述第一晶体管导通,在所述第一预设时长内,所述第一数据信号耦合至所述第一节点,所述第一节点的电压升至第一阈值电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010146591.9/1.html,转载请声明来源钻瓜专利网。