[发明专利]一种兼容单时钟源和多时钟源服务器的拓扑装置和时钟板有效
申请号: | 202010166606.8 | 申请日: | 2020-03-11 |
公开(公告)号: | CN111290476B | 公开(公告)日: | 2021-08-24 |
发明(设计)人: | 孔祥涛 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F1/10 | 分类号: | G06F1/10 |
代理公司: | 北京连和连知识产权代理有限公司 11278 | 代理人: | 刘小峰 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 兼容 时钟 多时 服务器 拓扑 装置 | ||
1.一种兼容单时钟源和多时钟源服务器的拓扑装置,其特征在于,包括:
第一时钟缓存,配置有串联输出接口;
第二时钟缓存,配置有串联接收接口和选择接口,所述串联接收接口与所述串联输出接口相连,所述选择接口配置为判断收到的时钟信号由单时钟源或多时钟源服务器发送;
其中,所述第二时钟缓存配置为,响应于所述时钟信号由所述单时钟源服务器发送,与所述第一时钟缓存串联,并同时输出同一时钟源;响应于所述时钟信号由所述多时钟源服务器发送,与所述第一时钟缓存并联,并分别输出两个不同的时钟源;
所述第一时钟缓存还配置有:第一时钟接收接口,配置用于接收所述服务器发送的所述时钟信号;多个第一时钟输出接口,配置用于输出所述时钟信号;
所述第二时钟缓存还配置有:第二时钟接收接口,配置用于接收所述服务器发送的所述时钟信号;多个第二时钟输出接口,配置用于输出所述时钟信号。
2.根据权利要求1所述的拓扑装置,其特征在于,响应于所述时钟信号由所述单时钟源服务器发送,与所述第一时钟缓存串联包括:
响应于所述选择接口接收到低电平信号,判断所述时钟信号由所述单时钟源服务器发送;
所述第二时钟缓存选择所述串联接收接口作为时钟输入。
3.根据权利要求1所述的拓扑装置,其特征在于,响应于所述时钟信号由所述多时钟源服务器发送,与所述第一时钟缓存并联包括:
响应于所述选择接口接收到高电平信号,判断所述时钟信号由所述多时钟源服务器发送;
所述第二时钟缓存选择所述第二时钟接收接口作为时钟输入。
4.一种兼容单时钟源和多时钟源服务器的时钟板,其特征在于,包括:
第一时钟缓存卡,配置有串联输出接口;
第二时钟缓存卡,配置有串联接收接口和选择接口,所述串联接收接口与所述串联输出接口相连,所述选择接口配置为判断收到的时钟信号由单时钟源或多时钟源服务器发送;
其中,所述第二时钟缓存卡配置为,响应于所述时钟信号由所述单时钟源服务器发送,与所述第一时钟缓存卡串联,并同时输出同一时钟源;响应于所述时钟信号由所述多时钟源服务器发送,与所述第一时钟缓存卡并联,并分别输出两个不同的时钟源;
所述第一时钟缓存卡还配置有:第一时钟接收接口,配置用于接收所述服务器发送的所述时钟信号;多个第一时钟输出接口,配置用于输出所述时钟信号;
所述第二时钟缓存卡还配置有:第二时钟接收接口,配置用于接收所述服务器发送的所述时钟信号;多个第二时钟输出接口,配置用于输出所述时钟信号。
5.根据权利要求4所述的时钟板,其特征在于,响应于所述时钟信号由所述单时钟源服务器发送,与所述第一时钟缓存卡串联包括:
响应于所述选择接口接收到低电平信号,判断所述时钟信号由所述单时钟源服务器发送;
所述第二时钟缓存卡选择所述串联接收接口作为时钟输入。
6.根据权利要求4所述的时钟板,其特征在于,响应于所述时钟信号由所述多时钟源服务器发送,与所述第一时钟缓存卡并联包括:
响应于所述选择接口接收到高电平信号,判断所述时钟信号由所述多时钟源服务器发送;
所述第二时钟缓存卡选择所述第二时钟接收接口作为时钟输入。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010166606.8/1.html,转载请声明来源钻瓜专利网。