[发明专利]半导体存储器模块在审
申请号: | 202010179982.0 | 申请日: | 2020-03-16 |
公开(公告)号: | CN111833922A | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 权裕晶;尹珍成;李奎东 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C5/06 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 史泉;张川绪 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 存储器 模块 | ||
公开一种半导体存储器模块。所述半导体存储器模块包括:存储器印刷电路板(PCB),包括配置为能够与外部装置连接的多个第一连接器、第二连接器和第三连接器;存储器装置,安装在存储器PCB上并与所述多个第一连接器连接;以及电源管理集成电路,安装在存储器PCB上,通过第二连接器接收第一电压,从第一电压产生第二电压,并将第二电压提供给所述多个存储器装置。电源管理集成电路根据通过第三连接器接收的信号与第二电压之间的差来调节第二电压。
技术领域
本公开的方面涉及半导体电路,更具体地,涉及包括电源管理集成电路的半导体存储器模块。
背景技术
响应于对具有较低功耗的装置的增加的需求,正在开发通过调节电压的电平来降低功耗的电源管理集成电路(PMIC)。许多最近的计算装置已经被设计成使得电源管理集成电路被安装在计算装置上。
双列直插式存储器模块(DIMM)正被用作计算装置中的主存储器。通过将各种易失性存储器或非易失性存储器安装在DIMM上,DIMM可向计算装置提供用于主存储器的存储空间。
作为动态随机存取存储器(DRAM)的示例产品,双倍数据速率5(DDR5)同步动态随机存取存储器(SDRAM)正在被开发。为了与DDR5 SDRAM的特性对应并支持DDR5 SDRAM的功能,用于DDR5 SDRAM的DIMM也正在被开发。用于DDR5 SDRAM的DIMM正在被设计成使得电源管理集成电路安装在DIMM上。
发明内容
发明构思的实施例提供具有更低功耗并且具有提高的可靠性的半导体存储器模块。
根据示例性实施例,半导体存储器模块包括:存储器印刷电路板(PCB),包括被配置为能够与外部装置连接的多个第一连接器、第二连接器和第三连接器;多个存储器装置,安装在存储器PCB上并且与所述多个第一连接器连接;以及电源管理集成电路,安装在存储器PCB上。电源管理集成电路被配置为:通过第二连接器接收第一电压以从第一电压生成第二电压,以及将第二电压供应给所述多个存储器装置。电源管理集成电路还被配置为:根据通过第三连接器接收的信号与第二电压之间的差来调节第二电压。
根据示例性实施例,半导体存储器模块包括:存储器印刷电路板(PCB),包括被配置为能够与外部装置连接的多个第一连接器和第二连接器;多个存储器装置,安装在存储器PCB上并与所述多个第一连接器连接;以及电源管理集成电路,安装在存储器PCB上。电源管理集成电路被配置为:通过第二连接器接收第一电压,从第一电压生成第二电压,以及将第二电压供应给存储器装置。电源管理集成电路可被配置为:根据在空闲时间流过的电流量来调节第二电压。
根据示例性实施例,半导体存储器模块包括:存储器印刷电路板(PCB),包括被配置为能够与外部装置连接的多个第一连接器、第二连接器和第三连接器;多个存储器装置,安装在存储器PCB上并与所述多个第一连接器连接;以及电源管理集成电路,安装在存储器PCB上。电源管理集成电路被配置为:通过第二连接器接收第一电压,从第一电压生成第二电压,以及将第二电压供应给存储器装置。在第一模式下,电源管理集成电路被配置为:根据通过第三连接器接收的信号与第二电压之间的差来调节第二电压。在第二模式下,电源管理集成电路被配置为:根据在空闲时间流过的电流量来调节第二电压。
附图说明
通过参照附图详细描述发明构思的示例性实施例,发明构思的以上和其它目的和特征将变得清楚。
图1示出根据发明构思的一些实施例的计算系统。
图2示出根据发明构思的一些实施例的计算系统。
图3示出根据发明构思的一些实施例的计算系统。
图4示出根据发明构思的一些实施例的计算系统。
图5示出根据发明构思的一些实施例的计算系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010179982.0/2.html,转载请声明来源钻瓜专利网。