[发明专利]像素驱动电路及其驱动方法、显示面板有效
申请号: | 202010191441.X | 申请日: | 2020-03-18 |
公开(公告)号: | CN111243514B | 公开(公告)日: | 2023-07-28 |
发明(设计)人: | 郑皓亮;玄明花;刘冬妮;张振宇;肖丽;陈亮;陈昊;赵蛟;商广良;姚星;齐琪 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208;G09G3/32 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 柴亮;姜春咸 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 及其 方法 显示 面板 | ||
1.一种像素驱动电路,其特征在于,包括:驱动单元、发光单元、存储单元、写入补偿单元、电流控制单元、时长调节单元以及灰阶控制单元;所述发光单元为微发光二极管Micro-LED;
所述驱动单元,用于驱动所述发光单元进行发光;
所述存储单元的第一端连接第一电压端,其第二端连接第一节点;
所述写入补偿单元,用于通过所述存储单元的调节向所述驱动单元写入数据线端的数据信号以及补偿数据;
所述电流控制单元,用于通过控制所述驱动单元而控制流过所述发光单元的电流大小电流;
所述灰阶控制单元,用于根据第二栅线端和第二数据电压端的信号控制所述电流流过所述发光单元的时长;
所述时长调节单元,用于与所述电流控制单元共同调节所述电流写入所述发光单元的时长,所述时长调节单元与所述电流控制单元同时导通的时间小于所述电流控制单元单独导通的时间,所述时长调节单元包括:第一晶体管,其栅极连接第二信号端;
所述发光单元显示第一灰阶时,所述时长调节单元和所述电流控制单元共同调节所述电流写入所述发光单元的时长,大于所述发光单元显示第二灰阶时,所述时长调节单元和所述电流控制单元共同调节所述电流写入所述发光单元的时长,其中,所述第一灰阶大于所述第二灰阶;
所述发光单元显示第二灰阶时,所述时长调节单元和所述电流控制单元共同调节所述电流写入所述发光单元的时长,小于所述电流控制单元单独导通的时长;所述第二灰阶包括最小灰阶。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述写入补偿单元包括:
第二晶体管,其栅极连接第一栅线端,第一极连接第一节点,第二极连接第二节点;
第三晶体管,其栅极连接第一栅线端,第一极连接第三节点,第二极连接第一数据电压端。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述驱动单元包括:第四晶体管,其栅极连接第一节点,第一极连接第三节点,第二极连接第二节点。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述电流控制单元包括:
第五晶体管,其栅极连接第一信号端,第一极连接第一电压端,第二极连接第三节点;
第六晶体管,其栅极连接第一信号端,第一极连接第二节点,第二极连接第一晶体管的第一极。
5.根据权利要求4所述的像素驱动电路,其特征在于,所述存储单元包括:第一电容,其第一极连接第一电压端,第二极连接第一节点。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述灰阶控制单元包括:
第七晶体管,其栅极连接第二栅线端,第一极连接第二数据电压端,第一极连接第四节点;
第二电容,其第一极连接第四节点,第二极连接第三电压端;
第八晶体管,其栅极连接第四节点,第一极连接所述第一晶体管第二极,第二极连接所述发光单元。
7.根据权利要求6所述的像素驱动电路,其特征在于,还包括:重置单元,用于第二电压端和重置端的信号调节第一节点的电压,所述重置单元包括第九晶体管,其栅极连接重置端,第一极连接第一节点,第一极连接第二电压端。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述发光单元为微型发光二极管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010191441.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种楔形锁紧条的锁紧试验装置
- 下一篇:一种纳米银线基偏光片及其制作方法