[发明专利]像素驱动电路、显示面板、显示装置及像素驱动方法有效
申请号: | 202010202349.9 | 申请日: | 2020-03-20 |
公开(公告)号: | CN111261112B | 公开(公告)日: | 2021-05-14 |
发明(设计)人: | 袁志东;李永谦;袁粲;李蒙 | 申请(专利权)人: | 合肥京东方卓印科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁;宋海斌 |
地址: | 230012 安徽省合肥市新*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 显示 面板 显示装置 方法 | ||
1.一种像素驱动电路,其特征在于,包括:
第一开关模块,第一端、第二端、控制端分别与数据信号线、第一节点、第一栅极信号线电连接;
电荷存储模块,第一端、第二端分别与所述第一节点、第二节点电连接;
驱动模块,第一端、第二端、控制端分别与第一电平端、所述第二节点、所述第一节点电连接;所述第二节点与发光器件的第一端电连接,所述发光器件的第二端与第二电平端电连接;
第二开关模块,第一端、第二端、第三端、控制端分别与初始化信号线、第三节点、第二节点、第二栅极信号线电连接,所述第三节点作为电荷存储模块的第三端;
在第一阶段,所述第一开关模块和所述第二开关模块通过各自的控制端接收到第一电平信号导通时,所述电荷存储模块的第一端接收第一数据信号,所述电荷存储模块的第二端和第三端接收初始化信号;在第二阶段,所述第一开关模块和所述第二开关模块通过各自的控制端接收到第二电平信号断开时,所述电荷存储模块的第一端随着所述电荷存储模块第二端一起抬升第三电平;在第三阶段,所述第二开关模块通过其控制端接收第一电平信号,所述第一开关模块保持断开时,所述电荷存储模块的第一端随着所述电荷存储模块的第三端变化相同电平变化量,使得与所述电荷存储模块的第一端电连接的所述第一节点的电位与所述发光器件的跨压正相关;所述第三电平为第二电平端的电平和所述发光器件的跨压之和。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述电荷存储模块包括:
第一电容,第一极作为所述电荷存储模块的第一端,第二极与第三节点电连接;
第二电容,第一极与所述第三节点电连接,第二极作为所述电荷存储模块的第二端。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一开关模块包括:
第一晶体管,第一极、第二极、控制极分别作为所述第一开关模块的第一端、第二端、控制端。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括:
第二晶体管,第一极、第二极、控制极分别作为所述驱动模块的第一端、第二端、控制端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二开关模块包括:第三晶体管和第四晶体管;
所述第三晶体管的第一极和第四晶体管的第一极共同作为所述第二开关模块的第一端;
所述第三晶体管的第二极作为所述第二开关模块的第二端;
所述第四晶体管的第二极作为所述第二开关模块的第三端;
所述第三晶体管的控制极和第四晶体管的控制极共同作为所述第二开关模块的控制端。
6.根据权利要求3至5中任一项所述的像素驱动电路,其特征在于,各晶体管均为薄膜晶体管,各晶体管的控制极均为所述薄膜晶体管的栅极;
若所述晶体管的第一极为所述薄膜晶体管的源极,则所述晶体管的第二极为所述薄膜晶体管的漏极;
若所述晶体管的第一极为所述薄膜晶体管的漏极,则所述晶体管的第二极为所述薄膜晶体管的源极。
7.一种显示面板,其特征在于,包括如权利要求1至6中任一项所述的像素驱动电路。
8.一种显示装置,其特征在于,包括如权利要求1至6中任一项所述的像素驱动电路或如权利要求7所述的显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方卓印科技有限公司;京东方科技集团股份有限公司,未经合肥京东方卓印科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010202349.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:占空比校准电路及电子系统
- 下一篇:一种用于石化污水的处理装置