[发明专利]一种配置同步方法有效
申请号: | 202010244157.4 | 申请日: | 2020-03-31 |
公开(公告)号: | CN111431921B | 公开(公告)日: | 2022-08-26 |
发明(设计)人: | 孟相玉;李武佺;贾俊超 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | H04L69/40 | 分类号: | H04L69/40;H04L41/084;H04L67/1095 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 陈蕾 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 配置 同步 方法 | ||
一种配置同步方法,应用于多板卡系统中任意板卡;所述板卡包括处理器以及与所述处理器相连的交换芯片,所述多板卡的交换芯片之间相互连接;所述方法包括:处理器基于接收到的控制报文生成配置信息并发往交换芯片;交换芯片将所述配置信息以组播形式发往所述多板卡系统中的其他任一板卡,以使所述其他任一板卡根据所述配置信息更新配置。应用本方法,即使短时间内有较多的配置更新操作,主控制台CPU不会负载过高,保证了系统的正常运行,不会影响业务的正常处理。
技术领域
本申请涉及计算机应用领域,尤其涉及一种配置同步方法。
背景技术
随着计算机网络的飞速发展,人们通常采用多板卡系统的方案,通过多板卡协同工作的方式,来满足巨量的数据处理需求。然而,在实际应用中,协同工作的多个板卡常常面临配置同步更新的问题;例如,作为内网网关的多板卡系统需要临时限制某IP的外网访问,则包含该限制信息的配置信息需要同步更新到所有的板卡上,以保证上述限制的实施。
相关技术中,通常采用由主控制台CPU获取板卡发出的配置信息,再将该配置信息发送到其他需要更新配置的板卡的方式,以完成配置的同步。然而,采用上述方案时,在多次配置同步集中出现的情况下,主控制台CPU的负载会显著升高,可能导致宕机,影响业务的处理。
发明内容
有鉴于此,本申请公开了一种配置同步方法。
根据本申请实施例的第一方面,公开了一种配置同步方法,应用于多板卡系统中任意板卡;所述板卡包括处理器以及与所述处理器相连的交换芯片,所述多板卡的交换芯片之间相互连接;所述方法包括:
处理器基于接收到的控制报文,生成配置信息并发往交换芯片;
交换芯片将所述配置信息以组播形式发往所述多板卡系统中的其他任一板卡,以使所述其他任一板卡根据所述配置信息更新配置。
根据本申请实施例的第二方面,公开了一种配置同步板卡,应用于多板卡系统中;所述板卡包括处理器以及与所述处理器相连的交换芯片,所述多板卡的交换芯片之间相互连接;所述板卡包括:
处理器,基于接收到的控制报文生成配置信息并发往交换芯片;
交换芯片,将所述配置信息以组播形式发往所述多板卡系统中的其他任一板卡,以使所述其他任一板卡根据所述配置信息更新配置。
在以上技术方案中,由于配置信息由板卡独立生成,并通过组播的方式直接发送到其他板卡以令其他板卡完成配置同步,绕开了主控制台CPU;因此,即使短时间内有较多的配置更新操作,主控制台CPU不会负载过高,保证了系统的正常运行,不会影响业务的正常处理。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本说明书的实施例,并与说明书文本一同用于解释原理。
图1是本说明书所述多板卡系统的一结构示例图;
图2是本说明书所述配置同步方法的一流程示例图;
图3是本说明书所述FPGA与CPU协同处理报文的一示例图;
图4是本说明书所述配置同步板卡的一结构示例图。
具体实施方式
为了使本技术领域的人员更好地理解本说明书一个或多个实施例中的技术方案,下面将结合本说明书一个或多个实施例中的附图,对本说明书一个或多个实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是一部分实施例,而不是全部的实施例。基于本说明书一个或多个实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010244157.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可分离的加热不燃烧卷烟
- 下一篇:一种用于兽药加工技术的药物处理装置