[发明专利]阵列基板及显示面板有效
申请号: | 202010284881.X | 申请日: | 2020-04-13 |
公开(公告)号: | CN111474781B | 公开(公告)日: | 2022-04-08 |
发明(设计)人: | 奚苏萍 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;G02F1/1343;G02F1/1345;H01L27/12 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 何辉 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示 面板 | ||
本申请提供一种阵列基板及显示面板,阵列基板包括显示区和设置在显示区至少一侧的GOA电路区,显示区包括有效显示区和设置在有效显示区至少一侧的无效显示区,无效显示区位于有效显示区和GOA电路区之间。阵列基板还包括公共电极线和多个冗余像素电极,公共电极线设置在显示区,冗余像素电极设置在无效显示区,冗余像素电极与公共电极线电性连接,且同一无效显示区内的至少一个冗余像素电极作为公共电极。本申请节省了显示面板的空间,满足了窄边框显示产品的设计需求。
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板及显示面板。
背景技术
GOA(Gate Driver On Array,栅极驱动电路)技术是将由薄膜晶体管构成的栅极开关电路集成在阵列基板上,以实现对栅极逐行扫描的驱动方式。由于GOA技术可实现显示产品的窄边框甚至无边框设计,因而逐渐受到广大科研工作者的青睐。
在目前的GOA显示产品设计中,GOA电路区与面板有效显示区之间的外围电路中通常会设置有公共电极,由于该区域的公共电极占有空间较大,导致面板非显示区中的边框无法进一步压缩,进而使得窄边框产品的设计受限。
发明内容
本申请提供一种阵列基板及显示面板,节省了显示面板的空间,满足了窄边框显示产品的设计需求。
本申请提供一种阵列基板,其包括显示区和设置在所述显示区至少一侧的GOA电路区,所述显示区包括有效显示区和设置在所述有效显示区至少一侧的无效显示区,所述无效显示区位于所述有效显示区和所述GOA电路区之间,所述阵列基板包括:
公共电极线,所述公共电极线设置在所述显示区;以及
多个冗余像素电极,所述冗余像素电极设置在所述无效显示区,所述冗余像素电极与所述公共电极线电性连接,且同一所述无效显示区内的至少一个所述冗余像素电极作为公共电极。
在本申请所述的阵列基板中,在同一所述无效显示区内,电性连接的多个所述冗余像素电极作为所述公共电极。
在本申请所述的阵列基板中,所述GOA电路区设置在所述显示区的相对两侧,且所述有效显示区和两个所述GOA电路区之间均设置有所述无效显示区;
两个所述无效显示区内的所述冗余像素电极均作为所述公共电极。
在本申请所述的阵列基板中,所述冗余像素电极的形状为板状。
在本申请所述的阵列基板中,所述阵列基板还包括多个显示像素电极、多个第一薄膜晶体管和多个第二薄膜晶体管,多个所述显示像素电极和多个所述第一薄膜晶体管设置在所述有效显示区,每一所述显示像素电极一一对应于一所述第一薄膜晶体管,且每一所述显示像素电极与对应的所述第一薄膜晶体管的漏极电性连接;
多个所述第二薄膜晶体管设置在所述无效显示区,每一所述冗余像素电极一一对应于一所述第二薄膜晶体管,且每一所述冗余像素电极与对应的所述第二薄膜晶体管的漏极绝缘设置。
在本申请所述的阵列基板中,所述阵列基板对应于所述无效显示区的部分开设有多个过孔,所述公共电极通过所述过孔与所述公共电极线位于所述无效显示区的部分电性连接。
在本申请所述的阵列基板中,所述阵列基板包括依次设置的衬底基板、栅极金属层、栅极绝缘层、有源层、源漏极金属层、层间绝缘层;
所述冗余像素电极与所述显示像素电极同层设置于所述层间绝缘层上。
在本申请所述的阵列基板中,所述栅极金属层包括扫描线,所述公共电极线和所述扫描线同层设置,且所述扫描线位于相邻的所述公共电极线之间;
所述过孔贯穿所述层间绝缘层和所述栅极绝缘层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010284881.X/2.html,转载请声明来源钻瓜专利网。