[发明专利]一种AD码字校准方法、装置、设备及存储介质在审
申请号: | 202010300220.1 | 申请日: | 2020-04-16 |
公开(公告)号: | CN111510142A | 公开(公告)日: | 2020-08-07 |
发明(设计)人: | 葛海亮;刘钧锴 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 刘翠香 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ad 码字 校准 方法 装置 设备 存储 介质 | ||
本申请公开了一种AD码字校准方法,应用于现场可编程门阵列FPGA,该方法包括以下步骤:获得FPGA板卡上AD器件对信号发生器发出的信号进行模数转换处理后输出的初始AD码字;基于预先确定的AD码字校准关系,对初始AD码字进行校准,获得校准后AD码字;将校准后AD码字输出给上位机。应用本申请实施例所提供的技术方案,在FPGA板卡上实现了对AD码字的实时校准,避免产生软件与底层硬件交互带来的额外延迟,提高AD测量速度。本申请还公开了一种AD码字校准装置、设备及存储介质,具有相应技术效果。
技术领域
本申请涉及计算机技术领域,特别是涉及一种AD码字校准方法、装置、设备及存储介质。
背景技术
在电子系统中,AD(Analog to Digital converter,将模拟量转换成数字量的电路)器件的使用越来越广泛。AD器件的精度在电子系统中具有重要作用,通常需要对AD码字进行校准。
目前,多是在软件层面对AD码字进行校准,需要软件和底层硬件进行交互。因为存在软件与底层硬件的交互,所以导致对于AD码字不能够进行实时校准,会产生额外延迟,使得AD测量速度减慢。
发明内容
本申请的目的是提供一种AD码字校准方法、装置、设备及存储介质,以在FPGA板卡上实现AD码字的实时校准,避免产生额外延迟,提高AD测量速度。
为解决上述技术问题,本申请提供如下技术方案:
一种AD码字校准方法,应用于现场可编程门阵列FPGA,所述方法包括:
获得FPGA板卡上AD器件对信号发生器发出的信号进行模数转换处理后输出的初始AD码字;
基于预先确定的AD码字校准关系,对所述初始AD码字进行校准,获得校准后AD码字;
将所述校准后AD码字输出给上位机。
在本申请的一种具体实施方式中,通过以下步骤预先确定所述AD码字校准关系:
获得至少两组目标信号值和实际信号值,所述目标信号值为:对所述信号发生器发出的信号进行测量得到的信号值,所述实际信号值为:在未经过校准的所述FPGA板卡上实际测量得到的信号值;
对获得的目标信号值和实际信号值进行拟和,确定实际信号值与目标信号值的拟和关系;
确定所述AD器件的输入输出关系;
基于所述拟和关系和所述输入输出关系,确定AD码字校准关系。
在本申请的一种具体实施方式中,所述基于所述拟和关系和所述输入输出关系,确定AD码字校准关系,包括:
根据所述输入输出关系,建立校准前AD码字与实际信号值的第一关系;
根据所述输入输出关系,建立校准后AD码字与目标信号值的第二关系;
将所述第一关系、所述第二关系代入到所述拟和关系中,确定AD码字校准关系。
在本申请的一种具体实施方式中,还包括:
在达到设定的重新校准触发条件时,重复执行所述获得至少两组目标信号值和实际信号值的步骤。
在本申请的一种具体实施方式中,通过以下步骤确定是否达到所述重新校准触发条件:
在达到设定的时间间隔时,确定达到所述重新校准触发条件;
和/或,
在测量结果不符合板卡精度要求时,确定达到所述重新校准触发条件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010300220.1/2.html,转载请声明来源钻瓜专利网。