[发明专利]数据传输装置及方法有效
申请号: | 202010307000.1 | 申请日: | 2020-04-17 |
公开(公告)号: | CN113541912B | 公开(公告)日: | 2022-11-01 |
发明(设计)人: | 杨国华;许迪 | 申请(专利权)人: | 苏州库瀚信息科技有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00 |
代理公司: | 上海一平知识产权代理有限公司 31266 | 代理人: | 吴珊;成春荣 |
地址: | 215123 江苏省苏州市苏州工业*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 装置 方法 | ||
本申请公开了一种数据传输装置及方法,用于在以N条数据线连接的发射机和接收机之间传输数据,N为大于1的整数,所述方法包括:逐个发送多个数据单元;在每个传输信号上有且仅有一条与当前发送的数据单元对应的数据线中的电平发生翻转;提取出所述传输信号,根据所述N条数据线中电平翻转的数据线解码出该数据线对应的数据单元;对所述数据单元进行采样后输出。
技术领域
本发明一般涉及数据传输技术领域,特别涉及一种数据传输装置及方法、数据传输系统、双向数据传输系统。
背景技术
传统的高速并行总线接口依赖于数据和时钟/选通脉冲上的差分(differential)信号,例如,高速DDR4DRAM接口。最近提出了具有单端时钟转发的数据单端(single ended)信号,如图1所示,以实现低功耗下的高速操作。
另一类总线接口设计采用了一个较低频率的时钟以降低功耗,但以接收机侧的复杂时钟和数据恢复方案为代价。
发明内容
本发明的目的在于提供一种数据传输装置及方法,提高数据传输速率,降低功耗。
本申请公开了一种数据传输装置,包括以N条数据线连接的发射机和接收机,N为大于1的整数;其中,所述发射机包括:
N个第一发射单元,分别输出传输信号到所述N条数据线;
编码器,被配置为根据当前发送的数据单元控制在每个传输信号上有且仅有一个第一发射单元输出的电平发生翻转,使得所述N条数据线中有且仅有一条数据线中的电平发生翻转;
所述接收机包括:
N个接收单元,分别从所述N条数据线接收传输信号;
解码器,连接所述N个接收单元并配置为根据所述N条数据线中电平翻转的数据线解码出该数据线对应的数据单元。
在一个优选例中,所述编码器还被配置为编码数据以避免连续发送两个以上相同的数据单元,使得所述N条数据线中的同一条连续两次以上发生电平的翻转。
在一个优选例中,所述解码器还对所述编码器编码的数据进行解码。
在一个优选例中,所述编码器包括状态机,所述解码器包括状态机。
在一个优选例中,所述数据传输装置还包括时钟生成器,用于生成时钟信号,所述时钟信号采样所述编码器发送的数据单元生成所述传输信号;
所述接收机还包括时钟恢复逻辑,其连接所述N个接收单元并用于将所述N个接收单元输出的传输信号进行时钟恢复运算,并输出恢复的时钟信号,所述恢复的时钟信号对解码的数据单元进行采样后输出。
在一个优选例中,所述时钟信号为非差分时钟信号。
在一个优选例中,所述接收单元包括边沿检测模块和边沿反馈模块,所述边沿检测模块用于检测所述N条数据线的电平翻转,所述边沿反馈模块获取所述边沿检测模块输出的信号,并输出到所述边沿检测模块以用于下一次的检测。
在一个优选例中,所述编码器将多个M比特的数据单元逐个输出,其中,M为大于1的整数。
本申请还公开了一种数据传输系统,该系统包括多个如前文描述的数据传输装置,还包括:
异步时钟恢复逻辑,将所述多个数据传输装置的接收机输出的时钟信号进行异步逻辑运算,并输出恢复的时钟信号。
在一个优选例中,所述多个数据传输装置共用同一个时钟生成器。
在一个优选例中,所述多个据传输装置分别用于传输不同大小的数据。
本申请还公开了一种数据传输方法,用于在以N条数据线连接的发射机和接收机之间传输数据,N为大于1的整数,所述方法包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州库瀚信息科技有限公司,未经苏州库瀚信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010307000.1/2.html,转载请声明来源钻瓜专利网。