[发明专利]一种阵列基板及显示面板有效
申请号: | 202010346435.7 | 申请日: | 2020-04-27 |
公开(公告)号: | CN111413835B | 公开(公告)日: | 2021-04-02 |
发明(设计)人: | 田超 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G02F1/1345 | 分类号: | G02F1/1345;G02F1/1362;G09G3/36 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 张晓薇 |
地址: | 430079 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 显示 面板 | ||
1.一种阵列基板,所述阵列基板包括一显示区,并具有多条水平方向延伸的扫描线和多条竖直方向延伸的数据线;其特征在于,
所述扫描线和所述数据线以阵列的形式相交,在所述显示区定义出多个像素区,每一所述像素区内设有一像素单元;
在同一行所述像素区中,设置有至少一GOA电路,同一行的所有所述GOA电路接入同一所述扫描线,同一行的每一所述GOA电路通过相应的驱动信号线接入一驱动IC,以接收GOA驱动信号,其中,所述驱动信号线沿竖直方向延伸;
所述GOA电路包括多颗薄膜晶体管,根据所述薄膜晶体管的3个电极的连接状态,形成独立的版图模型,所述GOA电路的版图为相应薄膜晶体管的版图模型的有序组合。
2.如权利要求1所述的阵列基板,其特征在于,所述GOA电路位于相邻两行所述像素单元之间的间隙位置。
3.如权利要求1所述的阵列基板,其特征在于,在相邻两行所述像素区中,第一行所述像素区中的GOA电路与第二行所述像素区中的GOA电路之间,在水平方向上错开至少一像素单元。
4.如权利要求1所述的阵列基板,其特征在于,所有所述薄膜晶体管的电极中,作为输入端的电极接入相应的驱动信号线,作为输出端的电极接入相应的扫描线,作为与同一所述GOA电路内其它薄膜晶体管相连的中间节点的电极接入相应的GOA内部走线;其中,GOA内部走线沿水平方向延伸。
5.如权利要求1所述的阵列基板,其特征在于,所述GOA电路包括4颗薄膜晶体管和一电容器,所述4颗薄膜晶体管沿水平方向依次排列,所述驱动信号线包括第一条第一时钟信号线、初始化信号线、第一电平信号线、第二时钟信号线、第二条第一时钟信号线以及第二电平信号线;
第一薄膜晶体管的版图模型为,其栅电极作为输入端、接入所述第一条第一时钟信号线,其第一电极作为输入端、接入所述初始化信号线,其第二电极作为中间节点、接入一第一条GOA内部走线;
第二薄膜晶体管的版图模型为,其栅电极作为输入端、接入所述第一电平信号线,其第一电极作为中间节点、接入所述第一条GOA内部走线,其第二电极作为中间节点、接入一第二条GOA内部走线;
第三薄膜晶体管的版图模型为,其栅电极作为中间节点、接入所述第二条GOA内部走线,其第二电极作为输入端、接入所述第二时钟信号线,其第一电极作为输出端、接入所述GOA电路所在行对应的扫描线;
第四薄膜晶体管的版图模型为,其栅电极作为输入端、接入所述第二条第一时钟信号线,其第二电极作为输入端、接入所述第二电平信号线,其第一电极作为输出端、接入所述GOA电路所在行对应的扫描线;
所述电容器的第一极板接入所述第二条GOA内部走线,其第二极板接入所述GOA电路所在行对应的扫描线。
6.如权利要求5所述的阵列基板,其特征在于,所述第一条GOA内部走线与所述第二条GOA内部走线由同一GOA内部走线图案化后形成。
7.如权利要求5所述的阵列基板,其特征在于,所述第二时钟信号线提供的第二时钟信号与所述第一时钟信号线提供的第一时钟信号相位相反;所述第一电平信号线提供的第一电平信号大于所述第二电平信号线提供的第二电平信号。
8.如权利要求5所述的阵列基板,其特征在于,所述GOA电路进一步包括一稳压电容,所述稳压电容的第一极板接入所述第一条GOA内部走线,其第二极板接入一固定电压信号线。
9.一种显示面板,包括阵列基板;其特征在于,所述阵列基板采用如权利要求1-8任一项所述的阵列基板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010346435.7/1.html,转载请声明来源钻瓜专利网。