[发明专利]现场可编程逻辑门阵列的配置系统和方法有效
申请号: | 202010376678.5 | 申请日: | 2020-05-07 |
公开(公告)号: | CN111680000B | 公开(公告)日: | 2023-08-18 |
发明(设计)人: | 呼红阳;张君宇;张坤;霍长兴;谢元禄;刘璟;刘明 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/16 |
代理公司: | 北京华沛德权律师事务所 11302 | 代理人: | 房德权 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 现场 可编程 逻辑 门阵列 配置 系统 方法 | ||
1.现场可编程逻辑门阵列的配置系统,其特征在于,所述系统包括:NAND存储器和FPGA;
所述NAND存储器包括:数据阵列、配码阵列、第一配置接口和NAND控制器,所述FPGA包括:第二配置接口和NAND接口,所述第二配置接口与所述第一配置接口连接,所述NAND接口与所述NAND控制器连接;
所述配码阵列,用于存储多个版本的配码文件;
所述第一配置接口,用于在上电之后,从所述配码阵列中读取第一配码,并将所述第一配码发送至所述第二配置接口,以使所述FPGA进行配置;
所述数据阵列,用于存储所述FPGA的访问数据;
所述FPGA,用于通过所述NAND接口向所述NAND控制器发送数据读写指令;
所述NAND控制器,用于根据所述数据读写指令对所述数据阵列进行读写操作。
2.根据权利要求1所述的系统,其特征在于,所述NAND存储器,还包括:版本切换模块;
所述FPGA,用于通过所述NAND接口将版本切换指令发送至所述NAND控制器;
所述NAND控制器,还用于将所述版本切换指令发送至所述版本切换模块;
所述版本切换模块,用于从所述版本切换指令中提取第二配码的版本信息,并根据所述版本信息更改所述第一配置接口中访问的配码地址;
所述第一配置接口,还用于根据所述配码地址从所述配码阵列中读取所述第二配码,并将所述第二配码发送至所述第二配置接口,以使所述FPGA进行配置。
3.根据权利要求2所述的系统,其特征在于,所述配码阵列,还用于存储所述配码文件的备份配码;
所述版本切换模块,还用于检测所述第一配置接口是否接收到所述第二配置接口返回的配置成功信号;若所述第一配置接口未接收到所述配置成功信号,则向所述第一配置接口发送二次配置指令;
所述第一配置接口,还用于根据所述二次配置指令从所述配码阵列中读取所述第一配码的备份配码,并将所述第一配码的备份配码发送至所述第二配置接口,以使所述FPGA进行二次配置。
4.根据权利要求1-3中任一项所述的系统,其特征在于,所述配码阵列,还用于存储所述配码文件的冗余配码;所述NAND存储器,还包括:
配码保护模块,用于对所述配码文件进行错误检查和纠正ECC校验,以及对所述冗余配码进行控制。
5.根据权利要求4所述的系统,其特征在于,所述NAND存储器,还包括:
第一JTAG接口,用于将所述多个版本的配码文件烧写入所述配码阵列中。
6.根据权利要求5所述的系统,其特征在于,所述FPGA,还包括:
第二JTAG接口,用于对所述FPGA进行初始配置;
所述FPGA,还用于通过所述NAND接口访问外部存储器,并将所述外部存储器中的配码文件烧写至所述配码阵列中。
7.现场可编程逻辑门阵列的配置方法,其特征在于,基于现场可编程逻辑门阵列的配置系统,所述系统包括:NAND存储器和FPGA;所述NAND存储器包括:数据阵列、配码阵列、第一配置接口和NAND控制器,所述FPGA包括:第二配置接口和NAND接口;所述方法包括:
所述NAND存储器在上电之后,通过所述第一配置接口从所述配码阵列中读取第一配码,并将所述第一配码发送至所述FPGA的所述第二配置接口,以使所述FPGA进行配置,所述配码阵列中存储有多个版本的配码文件;
所述FPGA通过所述NAND接口向所述NAND控制器发送数据读写指令;
所述NAND控制器根据所述数据读写指令对所述数据阵列进行读写操作,所述数据阵列中存储有所述FPGA的访问数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010376678.5/1.html,转载请声明来源钻瓜专利网。