[发明专利]用于连续时间SIGMA-DELTA模数转换器的亚稳性整形技术在审
申请号: | 202010384709.1 | 申请日: | 2020-05-08 |
公开(公告)号: | CN111917417A | 公开(公告)日: | 2020-11-10 |
发明(设计)人: | 张晨明;吕西安·约翰内斯·布伦默斯;穆罕默德·博拉特凯尔 | 申请(专利权)人: | 恩智浦有限公司 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 杨姗 |
地址: | 荷兰埃因霍温高科*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 连续 时间 sigma delta 转换器 亚稳性 整形 技术 | ||
本申请公开了用于连续时间SIGMA‑DELTA模数转换器的亚稳性整形方法及装置。在一个实施例中,所述方法包括使用第一反馈环路来补偿与所述第一反馈环路的第一量化器和第一DAC相关联的第一额外环路延迟(ELD)。所述第一量化器将第一量化器输出提供给第二反馈环路。第二反馈环路补偿与所述第二反馈环路的第二量化器和第二DAC相关联的第二ELD。所述第二量化器减小与所述第一量化器输出相关联的亚稳定性误差。
技术领域
本申请涉及用于连续时间SIGMA-DELTA模数转换器的亚稳性整形技术。
背景技术
Sigma-delta模数转换器(ADC)用于现代数据处理器中以生成高速数据。亚稳定性误差是当用于将模拟信号转换成数字信号的量化器的电压输出不处于数据处理器所预期的理想电压输出处时,在sigma-delta ADC的输出处发生的一种类型的误差。不解决亚稳定性误差的有害影响可能导致数据处理器不准确。因此,需要提供解决数据处理器中亚稳定性误差的影响的校正技术。
技术内容
根据本申请的第一方面,提供一种方法,包括:
使用第一反馈环路来补偿与第一量化器相关联的第一额外环路延迟(ELD);
将所述第一量化器的第一量化器输出提供给第二反馈环路,所述第二反馈环路补偿与第二量化器相关联的第二ELD,所述第二量化器减小与所述第一量化器输出相关联的亚稳定性误差。
根据一个或多个实施例,由所述第一反馈环路的第一DAC提供的第一数模转换器(DAC)输出被配置成补偿第一量化器延迟;并且
由所述第二反馈环路的第二DAC提供的第二DAC输出被配置成补偿第二量化器延迟。
根据一个或多个实施例,通过第三反馈环路的第三DAC馈送所述第二量化器的输出,所述第三反馈环路具有总量化增益需求。
根据一个或多个实施例,使用所述第一DAC将所述第一量化器的所述第一量化器输出转换成模拟信号;并且
使用所述第二DAC将所述第二量化器的第二量化器输出转换成第二模拟信号。
根据一个或多个实施例,使用第三DAC将所述第二量化器的所述第二量化器输出转换成第三模拟信号。
根据一个或多个实施例,使用第三加法器从到所述第三加法器的第一输入减去所述第三模拟信号。
根据一个或多个实施例,使用第一反馈环路加法器从第二反馈环路加法器输出减去第一DAC输出。
根据一个或多个实施例,使用第一反馈环路加法器从第二反馈环路加法器输出减去第一DAC输出;并且从环路滤波器输出减去第二DAC输出以生成所述第二反馈环路加法器输出。
根据本申请的第二方面,提供一种装置,包括:第一反馈环路,其具有耦合到第一量化器的第一数模转换器(DAC);第二反馈环路,其具有耦合到第二量化器的第二DAC,其中,所述第一DAC耦合到所述第一量化器以补偿第一额外环路延迟(ELD),所述第二DAC耦合到所述第二量化器以补偿第二额外环路延迟(ELD),并且所述第二量化器减小与所述第一量化器的输出相关联的亚稳定性误差。
根据一个或多个实施例,所述第一ELD与所述第一量化器相关联;并且所述第二ELD与所述第二量化器相关联。
根据一个或多个实施例,由所述第一反馈环路的所述第一DAC提供的第一DAC输出被配置成补偿第一量化器延迟;并且由所述第二DAC提供的第二DAC输出被配置成补偿第二量化器延迟。
根据一个或多个实施例,进一步包括第三反馈环路,其中,所述第二量化器的输出通过所述第三反馈环路的第三DAC馈送,所述第三反馈环路具有总量化增益需求。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦有限公司,未经恩智浦有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010384709.1/2.html,转载请声明来源钻瓜专利网。