[发明专利]一种跨时钟域时序约束文件的生成方法、设备及介质在审
申请号: | 202010387378.7 | 申请日: | 2020-05-09 |
公开(公告)号: | CN111651950A | 公开(公告)日: | 2020-09-11 |
发明(设计)人: | 赵鑫鑫;李朋;金长新;秦刚;姜凯 | 申请(专利权)人: | 济南浪潮高新科技投资发展有限公司 |
主分类号: | G06F30/34 | 分类号: | G06F30/34;G06F30/35 |
代理公司: | 北京君慧知识产权代理事务所(普通合伙) 11716 | 代理人: | 董延丽 |
地址: | 250100 山东省济南*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 时序 约束 文件 生成 方法 设备 介质 | ||
1.一种跨时钟域时序约束文件的生成方法,其特征在于,应用在现场可编程逻辑门阵列FPGA中,所述方法包括:
确定预先编写的跨时钟域同步处理模块和跨时钟域时序约束命令;
根据所述跨时钟域时序约束命令生成脚本;
运行所述脚本,对所述FPGA所包含的各模块进行检索,以根据所述跨时钟域同步处理模块确定需要跨时钟域处理的信号,并将所述信号对应的跨时钟时序约束命令输出生成时序约束文件。
2.根据权利要求1所述的方法,其特征在于,所述跨时钟域同步处理模块包括:
快时钟域向慢时钟域信号同步模块F2S模块,以及慢时钟域向快时钟域信号同步模块S2F模块。
3.根据权利要求2所述的方法,其特征在于,在设计所述FPGA时,所述方法还包括:
通过所述F2S模块和所述S2F模块完成跨时钟域信号的同步。
4.根据权利要求1所述的方法,其特征在于,运行所述脚本,对所述FPGA所包含的各模块进行检索,包括:
确定在设计所述FPGA时,设计文件对应的索引列表;
运行所述脚本,对所述索引列表中所包含的各模块进行逐个检索。
5.根据权利要求4所述的方法,其特征在于,确定在设计所述FPGA时,设计文件对应的索引列表,包括:
设计所述FPGA时,将设计工程中除了所述跨时钟域同步处理模块之外的所有模块的文件名,按照特定的格式编写生成设计文件对应的索引列表。
6.根据权利要求1所述的方法,其特征在于,将所述信号对应的跨时钟时序约束命令输出生成时序约束文件,包括:
根据所述FPGA对应的厂商所要求的时序约束命令格式,将所述信号对应的跨时钟域时序约束命令输出生成时序约束文件。
7.根据权利要求1所述的方法,其特征在于,根据所述跨时钟域同步处理模块确定需要跨时钟域处理的信号,包括:
以所述各模块中使用的跨时钟域同步处理模块的实例化为锚点,确定需要跨时钟域处理的信号。
8.根据权利要求1所述的方法,其特征在于,所述方法还包括:
确定需要跨时钟域处理的信号已修改;
重新运行所述脚本,以生成新的时序约束文件。
9.一种跨时钟域时序约束文件的生成设备,其特征在于,应用在FPGA中,所述设备包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够:
确定预先编写的跨时钟域同步处理模块和跨时钟域时序约束命令;
根据所述跨时钟域时序约束命令生成脚本;
运行所述脚本,对所述FPGA所包含的各模块进行检索,以根据所述跨时钟域同步处理模块确定需要跨时钟域处理的信号,并将所述信号对应的跨时钟时序约束命令输出生成时序约束文件。
10.一种跨时钟域时序约束文件的生成的非易失性计算机存储介质,存储有计算机可执行指令,其特征在于,应用在FPGA中,所述计算机可执行指令设置为:
确定预先编写的跨时钟域同步处理模块和跨时钟域时序约束命令;
根据所述跨时钟域时序约束命令生成脚本;
运行所述脚本,对所述FPGA所包含的各模块进行检索,以根据所述跨时钟域同步处理模块确定需要跨时钟域处理的信号,并将所述信号对应的跨时钟时序约束命令输出生成时序约束文件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于济南浪潮高新科技投资发展有限公司,未经济南浪潮高新科技投资发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010387378.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种操作便捷手持式钻孔设备
- 下一篇:一种辅助电源电路