[发明专利]像素电路及其操作方法有效
申请号: | 202010403808.X | 申请日: | 2020-05-13 |
公开(公告)号: | CN111951726B | 公开(公告)日: | 2022-06-07 |
发明(设计)人: | 陆彤;M·J·布朗洛 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208;G09G3/3233 |
代理公司: | 深圳市赛恩倍吉知识产权代理有限公司 44334 | 代理人: | 王娟 |
地址: | 日本国大*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 及其 操作方法 | ||
1.一种用于显示设备的像素电路,其特征在于,所述像素电路在补偿阶段、数据编程阶段和发光阶段可操作,所述像素电路包括:
驱动晶体管,所述驱动晶体管配置成根据施加到所述驱动晶体管的栅极的电压来控制所述发光阶段期间至发光器件的电流量;
第一电容器,所述第一电容器具有连接到所述驱动晶体管的栅极的第一板以及连接到所述驱动晶体管的第一端子的第二板,其中所述第二板在所述发光阶段期间还连接到第一电源;
发光器件,所述发光器件在所述发光阶段期间在其第一端子处连接到所述驱动晶体管的第二端子以及在其第二端子处连接到第二电源;
第二组晶体管,所述第二组晶体管连接在所述驱动晶体管的所述栅极与数据电压输入线之间,其中所述第二组晶体管包括第一晶体管,所述第一晶体管连接在所述驱动晶体管的所述栅极与节点N1之间;第二晶体管,所述第二晶体管连接在所述节点N1与第三晶体管的第一端子之间;以及所述第三晶体管,所述第三晶体管的第二端子连接到所述数据电压输入线,所述第一晶体管至所述第三晶体管在所述数据电压输入线与所述驱动晶体管的所述栅极之间提供三栅极连接;以及
第三组晶体管,所述第三组晶体管包括第四晶体管,所述第四晶体管连接在参考电压输入线与节点N2之间;第五晶体管,所述第五晶体管连接在所述节点N1与所述节点N2之间;以及第六晶体管,所述第六晶体管连接在所述驱动晶体管的所述第二端子与所述节点N2之间。
2.如权利要求1所述的像素电路,其特征在于,在所述补偿阶段期间,将所述驱动晶体管进行二极管连接并且连接到所述参考电压输入线。
3.如权利要求1所述的像素电路,其特征在于,所述发光器件的所述第一端子连接到所述节点N2,并且所述像素电路还在初始化阶段中可操作,在所述初始化阶段期间,将所述参考电压施加到所述发光器件的所述第一端子以及施加到所述驱动晶体管的栅极。
4.如权利要求1所述的像素电路,其特征在于,还包括第七晶体管和第二电容器,所述第七晶体管和所述第二电容器连接在所述第一电源与所述驱动晶体管的所述第一端子之间;
其中在所述发光阶段期间,所述第一电源经由所述第七晶体管连接到所述驱动晶体管,并且在所述编程阶段期间,所述第二电容器在所述第一电容器和所述第二电容器之间分配所述数据电压。
5.如权利要求1所述的像素电路,其特征在于,还包括第八晶体管,所述第八晶体管连接在所述驱动晶体管的第二端子和所述发光器件的第一端子之间;
其中所述发光器件在所述发光阶段期间经由所述第八晶体管电连接到所述驱动晶体管,并在所述补偿和数据编程阶段期间与所述驱动晶体管电绝缘。
6.如权利要求1所述的像素电路,其特征在于,所述发光器件是有机发光二极管、微发光二极管或量子点LED中的其中之一。
7.如权利要求1所述的像素电路,其特征在于,所述晶体管是p型晶体管。
8.如权利要求1所述的像素电路,其特征在于,所述晶体管是n型晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010403808.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有转盘的咖啡豆筛选系统
- 下一篇:一种氢燃料电池汽车的电机的防抖控制方法