[发明专利]一种高精度16bit相位量化模数转换器在审
申请号: | 202010455147.5 | 申请日: | 2020-05-26 |
公开(公告)号: | CN111654287A | 公开(公告)日: | 2020-09-11 |
发明(设计)人: | 周含旭;欧阳一凡;桂培培;李炜易;鲍靖尔;朱镕亿;郭家瑞;陆潇晓;陈阿青 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | H03M1/38 | 分类号: | H03M1/38 |
代理公司: | 杭州君度专利代理事务所(特殊普通合伙) 33240 | 代理人: | 朱亚冠 |
地址: | 310018 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高精度 16 bit 相位 量化 转换器 | ||
本发明公开一种高精度16bit相位量化模数转换器。电路结构包括依次串接的输入预放大单元、加权分压网络、单端转差分放大单元、比较器阵列、LVDS输出缓冲模块,以及片上偏置电路;片上偏置电路为输入预放大单元、单端转差分放大单元、比较器阵列、LVDS输出缓冲模块提供偏置。所述的比较器阵列由8个比较器、4个冗余比较器构成。本发明提供的16bit相位量化ADC结构,通过增加冗余比较器的方法,避免了加权信号在进入比较器时幅度受不同负载情况影响而导致交点移位,进而相位区间失真的情况发生,进一步提到了16bit相位量化ADC的性能。
技术领域
本发明属于电路技术领域,涉及一种高精度相位量化模数转换器,具体是一种16bit相位量化模数转换器(ADC)电路结构。
背景技术
模数转换器作为连接模拟信号与数字信号之间的桥梁,在现代电子设备中无处不在,且不可替代。传统的模数转换器(ADC)的数字化对象是模拟信号的幅度信息,如果将数字化对象变为模拟信号的相位信息,这种模数转换器就被称为相位量化ADC。
相位量化ADC的优势在于在正交采样技术的基础上可大大减少比较器数量,降低系统复杂度,同时性能不受模拟信号幅度变化的影响,在系统应用中还可以直接实现数字的相位调制。所谓正交采样技术,即将模拟输入信号变换为两路正交信号I/Q后再进行后续处理。精度为N bit的相位量化ADC要实现的功能是通过对I/Q的各种加权信号的不同组合两两比较,得到2N个等相位区间,每个区间宽度为(2Π/2N)度,然后将它们量化输出。简单来说就是要得到2N-1路与I/Q同频率的且占空比为50%的方波,它们两两之间的相差为(2П/2N)度。精度越高,相位量化ADC的性能就越优越。
因此16bit相位ADC就应该实现如下功能:由正交信号I/Q得到215路两两相差2Π/215≈9.6×10-5的占空比为50%,且与I/Q同频的方波。
图1所示为由16bit相位量化原理得到215的路方波以及它们由I/Q的各种加权信号两两组合的表达式。从图中可以看出,16bit相位量化ADC的实现需要多达215种加权信号。
如何简便又精确地在电路中得到这些加权信号成为了16bit相位量化ADC由理论转为实现的瓶颈。
发明内容
本发明的目的是针对现有技术的不足,提出的是一种16bit相位量化ADC的电路结构,采用分压及单端转差分相结合的方法,可简便得16bit相位量化所需的所有加权信号,同时在比较器阵列中加入冗余比较器从而提高整个电路的性能。
本发明的技术解决方案:
一种高精度16bit相位量化模数转换器,其电路结构包括依次串接的输入预放大单元、加权分压网络、单端转差分放大单元、比较器阵列、LVDS输出缓冲模块,以及片上偏置电路;片上偏置电路为输入预放大单元、单端转差分放大单元、比较器阵列、LVDS输出缓冲模块提供偏置。
所述的输入预放大单元是一个具有5dB左右增益的放大器,用于补偿所述加权分压网络所带来的幅度损耗。
所述的加权分压网络是一个通过电阻分压实现I/Q信号加权网络,I/Q信号经过所述加权分压网络后,就得到了实现16bit相位ADC所需的主要加权信号0.38I/Q和0.92I/Q。
所述的单端转差分放大单元实现了将上述加权信号0.38I/Q和0.92I/Q由单端转变为差分,得到实现16bit相位ADC所需的所有加权信号±0.38I/Q和±0.92I/Q。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010455147.5/2.html,转载请声明来源钻瓜专利网。